SóProvas


ID
1089934
Banca
Aeronáutica
Órgão
CIAAR
Ano
2013
Provas
Disciplina
Arquitetura de Computadores
Assuntos

RISC, ou seja, Reduced Instruction Set Computer (computador com um conjunto de instruções reduzido) foi o termo cunhado em 1980 por um grupo, em Berkeley, liderado por David Patterson e Carlo Séquin. São características da Arquitetura RISC, exceto:

Alternativas
Comentários
  • Gabarito: D.

     

    RISC

     

    + registradores

    - instruções

    + pipeline

    - modos de enderelaçamento

     

    É na arquitetura CISC que se utilizam poucos registradores.

  • Processador CISC (Complex Instruction Set Computer)

    - Conjunto Complexo de Instruções Computacionais

    - vários ciclos de clock para execução da instrução (tempo variável)

    - Mais rápido para instruções complexas

    - contém microprogramação

    - uso de um ou dois operandos

    - múltiplos modos de endereçamento de memória

    - instrução com largura variável

    - poucos registradores (de 6 a 16)

    - fracamente paralelizado e complexidade no código

    - pouca utilização de pipeline

    - instruções executadas pelo microprograma

     

    Processador RISC (Reduced Instruction Set Computer)

    - Conjunto Reduzido de Instruções Computacionais

    - único ciclo de instrução.

    - Não contém microcódigo - instruções executadas diretamente pelo hardware (ausência de microprogramação)

    - instruções executadas pelo hardware

    - incompatível com CISC

    - faz uso de pipelining em larga escala

    - grande número de registradores

    - uso de uma instrução por ciclo de clock (formato simples e fixo) (tempo fixo)

    - endereçamento de memória simples

    - uso de 3 operandos de registrador permitido por instrução

    - apenas LOAD and STORE podem acessar a memória

    - complexidade no compilador

     

  • D) arquitetura com poucos registradores.