Arquitetura RISC = Instruções Reduzidas; Menos modos de endereçamento; Mais registradores; Mais pipeline; Mais rápido; Armazena os parâmetros e variáveis nos registradores; executado diretamente pelo hardware (registradores); acesso à memória realizado somente por instruções do tipo load / estore; instruções tamanho fixo.
Arquitetura CISC = Instruções Complexas; Mais modos de endereçamento; Menos pipeline; Menos registradores; Mais lento; Armazena os parâmetros e variáveis na pilha; executadas por micro programas.
Arquitetura Von Neumann = Barramento único para dados e instruções - Microcontroladores CISC - CPU Sequencial - Desempenho limitado pelo gargalo do barramento; não permite acesso simultâneo a memória; arquitetura mais simples.
Arquitetura Harvard = Barramentos distintos para dados e instruções -Microcontroladores RISC - CPU Paralela - Reduz o gargalo do barramento; permite pipelining mais rápida, acesso simultâneo a memória; arquitetura mais complexa.
Arquitetura mainframes: características únicas de segurança, escalabilidade e resiliência; suportam a troca de processadores sem que o equipamento tenha de ser desligado, famoso hot swap ou hot swapping; grande número de processadores, porém não tem grande número de processadores de uso específico.
Arquitetura cliente/servidor: servidor está trabalhando a solicitação, enquanto o cliente está livre para realizar outras tarefas; recursos centralizados; maior facilidade de manutenção; facilidade de sobrecarga; único nó.