SóProvas


ID
1419367
Banca
FCC
Órgão
TCE-GO
Ano
2014
Provas
Disciplina
Arquitetura de Computadores
Assuntos

Com relação à organização da arquitetura de computadores, considere:

I. Um grande número de registradores de propósito geral e/ou o uso de tecnologia de compiladores para otimizar o uso de registradores.
II. Um conjunto de instruções simples e limitado, com formato fixo.
III. Ênfase na otimização do pipeline de instruções.
IV. Instruções de máquina interpretadas por um microprograma localizado em uma memória do circuito integrado do processador.

Embora os sistemas RISC tenham sido definidos e projetados de muitas maneiras e por grupos diferentes, os elementos compartilhados pela maioria dos projetos são os descritos APENAS em

Alternativas
Comentários
  • Algumas questões para ajudar


    A respeito da arquitetura de hardware, julgue o item a seguir.

    A arquitetura RISC (Reduced Instruction Set Computer) possui como característica uma menor quantidade de instruções quando comparada a CISC (Complex Instruction Set Computer), o que limita o uso em larga escala de pipelining.

    ERRADA


    Prova: CESPE - 2011 - Correios - Analista de Correios - Engenheiro - Engenharia Eletrônica

    Disciplina: Arquitetura de Computadores | Assuntos: Arquitetura de processadores: RISC, CISC, WISC e Microprocessadores.;  RISC;  Pipeline; 

     Ver texto associado à questão

    A técnica denominada pipeline é mais facilmente implementada nas arquiteturas CISC, em razão de essas terem, em comparação com as arquiteturas RISC, instruções com estrutura mais homogênea. Essa técnica não permite que instruções diferentes sejam executadas simultaneamente.

                Certo       Errado

               

    ERRADA


  • texto associado   

    Na arquitetura RISC (reduced instruction set computing), os processadores têm um número elevado de registradores e executam instruções simples e pouco numerosas, usando modos de endereçamento simples. A maioria das operações é do tipo registrador-para-registrador, sendo o acesso à memória realizado somente por instruções do tipo load e store.

               

    certo



    Prova: CESPE - 2011 - BRB - Analista de Tecnologia da Informação

    Disciplina: Arquitetura de Computadores | Assuntos: Arquitetura de processadores: RISC, CISC, WISC e Microprocessadores.; 

     Ver texto associado à questão

    Geralmente, as máquinas CISC utilizam os registradores da CPU para o armazenamento dos parâmetros e das variáveis em chamadas de rotinas e funções.

              Certo       Errado

               

    ERRADA, Risc


  • Prova: CESPE - 2011 - Correios - Analista de Correios - Engenheiro - Engenharia Eletrônica

    Disciplina: Arquitetura de Computadores | Assuntos: Arquitetura de processadores: RISC, CISC, WISC e Microprocessadores.;  RISC; 

     Ver texto associado à questão

    As características da arquitetura RISC são o uso preferencial de microprogramação, em vez de hardwiring, para controlar o microprocessador e o uso de um grande número de instruções.

                    Certo       Errado

               

    ERRADA

  • Prova: CESPE - 2011 - Correios - Analista de Correios - Analista de Sistemas - Suporte de Sistemas

    Disciplina: Arquitetura de Computadores | Assuntos: RISC;  Processadores; 

    A respeito de organização e arquitetura de computadores, julgue os itens subsecutivos.
    Um processador com arquitetura RISC (reduced instruction set computer) possui poucas instruções de máquina, que são executadas diretamente pelo hardware, para que ocorram em alta velocidade. Os processadores CISC (complex instruction set computers) possuem instruções complexas que são executadas por microprogramas.

                Certo       Errado

               

    .

    .

    .

    .

    .

    .

    .

    CERTO

  • Instruções sendo interpretadas  dentro do microprocessador é uma característica da arquitetura CISC. Isso torna incorreta a assertiva IV. #studyhard

  • Comparativo RISC x CISC

    1) RISC

    - Instruções simples levando um ciclo;

    - Apenas Load/store referenciam a memória;

    - Altamente pipelined

    - Instruções controladas pelo hardware (embutido na hardware)

    - Instruções com formato fixo;

    - Poucas instruções e modos

    - A complexidade está no compilador

    - Múltiplos conjuntos de registradores

    2) CISC

    - Múltiplos modos de endereçamento;

    - Poucos registradores, que são especializados;

    - Tamanho e tempo de execução das instruções dependentes do modo de endereçamento utilizado.

    - Instruções Complexas levando múltiplos ciclos;

    - Qualquer instrução pode referenciar a memória;

    - Não tem pipeline ou tem pouco;

    - Instruções interpretadas pelos microprogramas;

    - Instruções com vários formatos;

    - Muitas instruções e modos de endereçamento;

    - A complexidade está no microprograma;

    - Conjunto único de registradores;

  • cisc - microprogramação, risc hardwired