ID 276607 Banca ESAF Órgão CVM Ano 2010 Provas ESAF - 2010 - CVM - Analista de Sistemas - prova 2 Disciplina Arquitetura de Computadores Assuntos Arquitetura de processadores: RISC, CISC, WISC e Microprocessadores. Assinale a opção correta relativa a características das arquiteturas RISC e CISC. Alternativas CISC: instruções executadas pelo hardware. Instruções em diversos formatos. Instruções com poucos modos de endereçamento. Pouco uso da técnica de pipelining. RISC: muitas instruções. Instruções executadas pelo hardware. Instruções com formato fixo. Instruções utilizam múltiplos ciclos. Arquitetura com poucos registradores. RISC: poucas instruções. Instruções executadas pelo hardware. Instruções com diversos formatos. Arquitetura com poucos registradores. Pouco uso da técnica de pipelining. CISC: instruções executadas por microcódigo. Instruções com formato fixo. Instruções com diversos modos de endereçamento. Arquitetura pipelining. RISC: poucas instruções. Instruções executadas pelo hardware. Instruções com formato fixo. Instruções utilizam poucos ciclos de máquina. Arquitetura com muitos registradores. Responder Comentários Letra E. A CISC (em inglês: Complex Instruction Set Computing, Computador com um Conjunto Complexo de Instruções), usada em processadores Intel e AMD; suporta mais instruções no entanto, com isso, mais lenta fica a execução delas. A RISC (em inglês: Reduced Instruction Set Computing, Computador com um Conjunto Reduzido de Instruções) usada em processadores PowerPC (da Apple, Motorola e IBM) e SPARC (SUN); suporta menos instruções, e com isso executa com mais rapidez o conjunto de instruções que são combinadas. Bom dar uma lida nesse aritgo: http://0fx66.com/blog/hardware/cisc-risc/ a) CISC: instruções executadas pelo hardware. Instruções em diversos formatos. Instruções com poucos muitos modos de endereçamento. Pouco uso da técnica de pipelining.b) RISC: muitas poucas instruções. Instruções executadas pelo hardware. Instruções com formato fixo. Instruções utilizam múltiplos ciclos. Arquitetura com poucos muitos registradores.c) RISC: poucas instruções. Instruções executadas pelo hardware. Instruções com diversos poucos formatos. Arquitetura com poucos muitos registradores. Pouco muito uso da técnica de pipelining.d) CISC: instruções executadas por microcódigo. Instruções com formato fixo. Instruções com diversos modos de endereçamento. Arquitetura pipelining. Boa para fazer uma tabelinha, usando as proprias informações da assertiva que estão corretas porém embaralhadas, e não errar mais esse tipo de questão:CISC Instruções em diversos formatos;Pouco uso da técnica de pipelining;muitas instruções;Instruções com diversos formatos;Instruções utilizam múltiplos ciclos;Arquitetura com poucos registradores;instruções executadas por microcódigo;RISCinstruções executadas pelo hardware;Instruções com poucos modos de endereçamento;poucas instruções;Arquitetura com muitos registradores;Instruções utilizam poucos ciclos de máquina;Só não sei o que seria "Instruções com formato ?xo"... Esse "?xo" é erro de digitação/formatação do QC.Onde está escrito "?xo" leia "fixo" : "instruções com formato fixo"