SóProvas


ID
441334
Banca
FCC
Órgão
TRE-AP
Ano
2011
Provas
Disciplina
Arquitetura de Computadores
Assuntos

Considere:

I. Acesso à memória limitado a instruções de carga e armazenamento (load e store).
II. Formato de instrução facilmente descodificável e de tamanho fixo.
III. Execução de instruções em um único ciclo de clock.

I, II e III referem-se às características

Alternativas
Comentários
  • BIOS - Basic Input Output System
    Quando ligamos o computador o sistema operacional ainda não está carregado pois está no disco e o processador precisa de instruções de como carregar o sistema, mas ele não sabe como. Para isso serve a BIOS que é um programa de computador gravado em memória permanente- embora já vi a FCC dizendo que é um chip . Além disso a BIOS também testa os componentes físicos do computador, reconhecendo mouse, teclado...


    EPROM - Memória Programavel e Apagável de Somente Leitura.
    É não-volatil, não precisa de energia para manter os dados ( como a memória CMOS usada pela BIOS que precisa de bateria ). É apagável com luz ultravioleta.

    Programa Montador
    O compilador transforma uma linguagem alto-nível em uma linguagem de montagem, que é a representação mnemonica das instruções de máquina (opcodes), então o montador pega essa representação e transforma na linguagem de máquina em si.
    Um exemplo de montador é o NASM, do Linux.

    Os processadores RISC e CISC tem algumas diferenças
    Os processadores CISC possuem instruções mais complexas ( Complex Instruction Set Computer ). Para executar essas instruções complexas no hardware é preciso fazer uso de interpretação, isto é, fazer parte disso em software.
    Já os processadores RISC ( Reduced Intruction Set Computer ) não usam interpretação, todas as instruções são executadas em hardware, porém são mais simples, de forma que é necessário um conjunto maior de instruções para executar algo que poderia ser executado em uma única instrução CISC. Porém como todas as intruções do RISC são executadas em um único ciclo de CLOCK, então espera-se um ganho de desempenho em relação ao CISC, cujas intruções podem requerer vários ciclos de clock.

    Princípios dos Processadores RISC

    1 - Todas as intruções são executadas diretamente pelo hardware
    2 - Maximize a taxa de execução de instruções
    3 - Instruções fáceis de decodificar
    4 - Somente LOAD e STORE acessam a memória, por isso precisamos de muitos registradores para armazenar os operandos das intruções.
  • Renegado, excelente comentário, mas qual é a fonte para que tenhamos maiores detalhes?
  • Complemento com fonte.

    Segundo Stallings(2003,p.495),"Embora tenham sido adotadas diversas abordagens diferentes para arquiteturas com um conjunto reduzido de instruções (RISC), certas características são comuns a todas elas:

    - Uma instrução por ciclo; (III)

    -Operações de registrador para registrador;(I)

    -Modos de endereçamento simples;

    -Formatos de instruções simples.(II)"

    Bibliografia:

    ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES-WILLIAM STALLIGS-5 EDIÇÃO