-
I. A partir da família de processadores 486, a Intel começou a projetar seus processadores com um núcleo RISC, apesar de executar instruções mais complexas com a filosofia CISC. Correto
II. Registradores vetoriais devem ser carregados por múltiplas instruções e serem executados em paralelo por diferentes processadores, em um barramento paralelo de altíssima velocidade. Errado, os registradores não devem ser vetoriais, eles são memorias de altissima velocidade que ficam dentro do processador.
II. Arquiteturas Superescalares são constituídas de múltiplos processadores, com execução de instruções em pipelines sequenciais, com memória cache independentes.Errado, se é Superescalare eles deveriam ser em paralelo os pipelines e não sequenciais, pelo menos esse foi o meu raciocinio, caso alguem possa corrigir.
IV. Um processador matricial é composto por muitos processadores idênticos, que executam a mesma sequência de instruções sobre diferentes conjuntos de dados. Correto
Portanto alternativa C
-
Jackson,
III. Arquiteturas Superescalares são constituídas de múltiplos processadores, com execução de instruções em pipelines sequenciais, com memória cache independentes.Errado, se é Superescalare eles deveriam ser em paralelo os pipelines e não sequenciais, pelo menos esse foi o meu raciocinio, caso alguem possa corrigir.
O errado nessa alternativa é o foto da ter memóra cache independente. O pipeline é sempre sequencial. Um pipeline paralelo seria o mesmo que um novo núcleo de processamento.
Lembrando que o Pipeline serve para otimizar o uso do processador nas instruções que demoram mais do que 1 ciclo de máquina para serem excutados.
-
I. A partir da família de processadores 486, a Intel começou a projetar seus processadores com um núcleo RISC, apesar de executar instruções mais complexas com a filosofia CISC.
II. Registradores vetoriais devem ser carregados por única instruções e múltiplos dados (SIMD), todas as operações de adição são efetuadas em um único somador, de alto grau de paralelismo.
II. Arquiteturas Superescalares não são constituídas de múltiplos processadores. Elas exploram o paralelismo no nível de instruções, procuram obter um grau pleno de paralelismo criando-se mais de uma linha de montagem ou mais de um pipeline.
IV. Um processador matricial é composto por muitos processadores idênticos, que executam a mesma sequência de instruções sobre diferentes conjuntos de dados.
.
At.te
Foco na missão ❢