SóProvas



Questões de Flip-flops


ID
197782
Banca
CESPE / CEBRASPE
Órgão
MS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sistema digital pode ser definido como um conjunto
de componentes conectados para processar informação em forma
digital. Os componentes básicos utilizados na construção de
sistemas digitais são dispositivos eletrônicos que vão de circuitos
biestáveis a computadores completos. As ligações entre esses
componentes eletrônicos são conexões físicas, por meio das quais
a informação digital pode ser transmitida. O número de
elementos pode chegar a milhares de componentes. Quanto mais
componentes são necessários para a realização de um sistema
digital, mais complexo ele é e mais difícil se torna entender seu
funcionamento ou projetá-lo.

A partir do texto acima, julgue os itens subsequentes.

Contadores são dispositivos de múltiplas e importantes aplicações e são classificados em dois tipos: assíncronos e síncronos. Todos os contadores são realizados com um conjunto de flip-flops em série. O contador síncrono é um circuito combinatório no qual todos os flip-flops estão sob controle de um mesmo pulso de clock, enquanto que no contador assíncrono isso não ocorre.

Alternativas
Comentários
  • A parte que se encontra errada é a seguinte: "todos os flip-flops estão sob controle de um mesmo pulso de clock" . Na verdade a saída de um flip flop vai para o clock do flip flop à esquerda.
  • Na verdade eu entendo que o erro está em dizer que o circuito é combinatório, o circuito é sequencial.
    Num contador síncrono o clock é o mesmo para todos flip-flops.
  • Também acho que o erro está em: é um circuito combinatório...Contadores assincronos que a saida de um FF vai na entrada do proximo a esquerda.

  • Primeiro, a saída de um FF entra no CLK do outro apenas no modo assíncrono. No síncrono todos tem o mesmo CLK.

    Em seguida, o Contador SÍNCRONO pode sim ser combinatório, pois com o auxílio de portas lógicas e possível definir vários modos de contagem. Esta contagem não precisa ser necessariamente crescente ou decrescente (tipo 000,110,111,001,010,111,001,010,...). Veja questão Q240795.

    Além disso, é possível definir um padrão de contagem sem depender do FF anterior, ou seja, não necessita está em série.

    Por exemplo, eu tenho 4 FF tipo D ( FF4(MSB), F3, F2, F1(LSB)), eu posso definir o modo de contagem do F4 sem conectá-lo diretamente ao Q3.

    D4 = Q2 . Q1;

    D3 = Q2

    D1 = Q1

    D1 Q4.


    Observe que o FF4 não está em série com o FF3. Vale lembrar que a contagem não necessita ser obrigatoriamente crescente ou decrescente.

    PS: Não testei a sequência de contagem, foi apenas um breve exemplo.


ID
197785
Banca
CESPE / CEBRASPE
Órgão
MS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sistema digital pode ser definido como um conjunto
de componentes conectados para processar informação em forma
digital. Os componentes básicos utilizados na construção de
sistemas digitais são dispositivos eletrônicos que vão de circuitos
biestáveis a computadores completos. As ligações entre esses
componentes eletrônicos são conexões físicas, por meio das quais
a informação digital pode ser transmitida. O número de
elementos pode chegar a milhares de componentes. Quanto mais
componentes são necessários para a realização de um sistema
digital, mais complexo ele é e mais difícil se torna entender seu
funcionamento ou projetá-lo.

A partir do texto acima, julgue os itens subsequentes.

Um conjunto de flip-flops conectados em cascata, utilizados para armazenar bits de informação, é conhecido como registrador. Quando esse conjunto é utilizado para compor e armazenar informação oriunda de uma fonte serial, ele é denominado registrador de deslocamento. O fato de a saída de cada um dos flip-flops estar conectada à entrada do flipflop seguinte, e de todos estarem controlados pelo mesmo clock, faz do registrador de deslocamento um circuito combinatório síncrono.

Alternativas
Comentários
  • Quando esse conjunto é utilizado para compor e armazenar informação oriunda de uma fonte serial, ele é denominado registrador " de dados" e não de deslocamento.

  • Acho que o erro está em afirmar que o registrador de deslocamento é um circuito combinatório (saída depende das entradas), quando na verdade é sequencial (saída depende da combinação das entradas e dos valores anteriores)

  • Circuitos lógicos combinacionais caracterizam-se pelo fato da saída do circuito em qualquer instante de tempo depender exclusivamente dos níveis lógicos presentes nas entradas do circuito neste instante de tempo. Já os circuitos lógicos sequenciais possuem suas saídas como função das entradas e das informações armazenadas em sua memória (questão Q108172)

     

    Logo, o registrador de deslocamento descrito um circuito SEQUENCIAL síncrono


ID
324529
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Flip-flops síncronos podem ser sensíveis ao nível do sinal de clock, ou sensíveis às transições do sinal de clock. Nesta última situação, o flip-flop pode apresentar sensibilidade à subida do sinal (transição positiva) ou à descida (transição negativa).

Alternativas

ID
324532
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Flip-flops não possuem entradas assíncronas.

Alternativas
Comentários
  • Preset e clear são entradas assincronas.

  • As entradas assincronas comandam os FFs, sobrepondo-se as demais.

    Denominadas PR (preset) e CLR (clear) essas entradas podem comandar o modo de operagao de um FF.

     


ID
324535
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Tanto flip-flops síncronos quanto flip-flops assíncronos são apropriados para a implementação de registradores de deslocamento.

Alternativas
Comentários
  • Trata-se de um certo número de Flip-Flops conectados em série, sendo o primeiro do tipo D com suas saídas ligadas às entradas do segundo JK mestre-escravo com suas saídas ligadas ás entradas do próximo JK mestre-escravo.

    Sendo que o sinal de clock é comum para todos os Flip-Flops, logo, e um circuito síncrono.


ID
324538
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Flip-flops do tipo D e flip-flops do tipo T podem ser construídos a partir de flip-flops do tipo RS. Neste tipo de obtenção de Flip-flops do tipo D ou T o uso de flip-flops do tipo JK é inadequado.

Alternativas
Comentários
  • Errado. Os flip-flops T e D são construidos justamente a partir do flip-flop JK. 
    D - a entrada D é ligada ao J, e a nãoD (~D) ao K. Assim, J e K sempre serão distintos e o resultado final dependerá diretamente do valor de D.
    T - Ambos J e K são ligados à entrada T. A saída será Qa caso T=0, e ~Qa caso T=1.

ID
324541
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Os flip-flops são componentes básicos utilizados em circuitos de memória, para armazenamento e transferência de informação. Por esse motivo, eles são frequentemente empregados em circuitos aritméticos.

Alternativas

ID
644242
Banca
CONSULPLAN
Órgão
INB
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

São chamados de biestáveis por terem dois estados lógicos estáveis:

Alternativas
Comentários
  • Um multivibrador biestável é um circuito que tem dois estados estáveis, em que, uma vez que o circuito for comutado permanecerá indefinidamente neste estado. O circuito pode ser comutado através de um sinal de entrada. Um exemplo de circuito biestável é o flip-flop.

    Letra C


ID
644254
Banca
CONSULPLAN
Órgão
INB
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um tipo de saída, em lógica digital, conhecida como “coletor aberto” (open colector), é uma propriedade:

Alternativas
Comentários
  • gab C

    Os CI's baseados em TTL são feitos a partir de transistores bipolares


ID
730171
Banca
FCC
Órgão
TRF - 2ª REGIÃO
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O manual do fabricante do circuito integrado TTL 74LS373, que é um latch de 8 bits, indica por meio da tabela de funções, que, quando a entrada output control encontra-se em nível H, as saídas Q0 a Q7 dos flip-flops encontram-se no estado Z, isto é, em

Alternativas

ID
791299
Banca
FCC
Órgão
MPE-PE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Os valores iniciais, em hexadecimal, dos registradores de funções especiais nos microntroladores da família 8051, são:

Alternativas

ID
1375456
Banca
CESPE / CEBRASPE
Órgão
SEGESP-AL
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

No que se refere às eletrônicas analógica, digital e de potência, julgue os itens de subsequentes.

O flip-flop JK é um flip-flop SR aprimorado, sem o uso de realimentação

Alternativas
Comentários
  • O aprimoramento do flip-flop JK é não ter a condição proibida existente no RS (S = R = 1).

  • Realimentação regenerativa que é características de TODOS os latches e flip-flops.


ID
1388950
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sejam AH e AL as partes alta e baixa de 8 bits, respectivamente, do registrador AX de 16 bits.

MOV AH,20h
MOV AL,80h
ADD AL,AH
MOVSX AX,AL
ADD AL,AH
MOVZX AX,AL


Sabendo-se que a instrução MOVSX realiza uma cópia com extensão de sinal e a MOVZX realiza uma cópia com extensão de zeros, a execução do código listado acima faz com que AX termine com o valor

Alternativas
Comentários
  • Resultado linha a linha

    AH = 20h

    AL =  80h

    AL = 20h+80h = A0h

    AX= FFA0h

    AL = A0h + FFh = 9Fh

    AX = 009Fh

     

     


ID
1425694
Banca
CESPE / CEBRASPE
Órgão
MPU
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando as tecnologias e os processos envolvidos na construção e na utilização de dispositivos e circuitos eletrônicos, julgue o  item  a seguir.

As entradas PRESET e CLEAR de um flip-flop JK não podem assumir o valor zero simultaneamente. Já o flip-flop T é um JK que possui as entradas J e K curto-circuitadas.

Alternativas
Comentários
  • As entradas PRESET e CLEAR de um flip-flop JK não podem assumir o valor zero simultaneamente (CORRETO)

    Já o flip-flop T é um JK que possui as entradas J e K curto-circuitadas. (para mim, esta parte está INCOMPLETA)

     

    O "T" (de "toggle") indica que o FF deve comutar sua saída, porém as entradas JK devem estar curto-circuitadas em 1. Caso estejam em 0 ele não altera o estado anterior.

  • Creio que a intenção do examinador ao falar que as entradas estão curto-circuitatas é dizer que elas estão ligadas uma a outra.


ID
1589089
Banca
Aeronáutica
Órgão
CIAAR
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Os flip-flops são circuitos biestáveis muito versáteis na eletrônica digital por oferecerem várias topologias, cada qual com sua particularidade. De acordo com suas características, analise as afirmativas.


l. Flip-flop JK: sua saída é chaveada quando as entradas J = K = 1.

ll. Flip-flop D: utiliza um flip-flop tipo JK, porém, com as entradas conectadas juntas, resultando numa única entrada, denominada entrada D.

lll. Flip-flop T: utiliza um flip-flop tipo JK com as entradas J e K conectadas a um inversor, de forma que quando J = 1, K = 0 e vice-versa, resultando numa única entrada, denominada de entrada T.

lV. Flip-flop RS: este tipo é o mais simples, base para outros tipos como o JK.


Estão corretas somente as afirmativas

Alternativas

ID
1645201
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue o próximo item, acerca de sistemas digitais.


Um flip-flop S-R não pode ter, ao mesmo tempo, as entradas S e R em nível alto.

Alternativas
Comentários
  • Correto. Se S e R forem 1, a saída Q é indefinida (não utilizada)


ID
1707094
Banca
FGV
Órgão
FIOCRUZ
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a sistemas ou circuitos combinacionais e sequenciais, analise as afirmativas a seguir.

I. A saída de um sistema combinacional é uma função estrita das suas entradas.

II. A presença de um circuito temporizador (clock) torna desnecessário o uso de elementos de memória em circuitos sequenciais.

III. Enquanto circuitos sequenciais não apresentam nenhum tipo de realimentação, o que lhes confere a característica sequencial, circuitos combinacionais apresentam uma natureza cíclica.

Assinale:

Alternativas
Comentários
  • Circuitos sequenciais têm memória e clock, assim a saída é função das entradas e do estado anterior. Circuitos combinacionais não têm memória, assim a saída é função exclusiva das entradas. 


ID
1707103
Banca
FGV
Órgão
FIOCRUZ
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação ao FPGA (Field Programmable Gate Array), analise as afirmativas a seguir.

I. As lógicas são construídas pela programação de matrizes, sendo uma de portas AND e outra de portas OR.

II. O interfaceamento do FPGA com o exterior é feito através de buffers unidirecionais de entrada ou de saída.

III. Existem pacotes de desenvolvimento que permitem um projeto digital feito através de editor de esquemáticos, editor de diagrama de estados ou linguagem descritiva de hardware (HDL).

Assinale:

Alternativas
Comentários
  • I - Falso: as matrizes podem ser constituídas por qualquer tipo de porta lógica, flip-flops, memórias, etc. 

    II - Falso: a interface do FPGA também é programável. Cada pino pode ser entrada, saída, entrada/saída, alta impedância, ter pull-up/down, etc. 

    III - Verdadeiro. Os pacotes de desenvolvimento de hardware digital são poderosos e muito flexíveis. 


ID
1718575
Banca
Marinha
Órgão
Quadro Complementar
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um determinado flip-flop J-K tem um tempo de atraso de propagação de 12 n s . Sendo assim, assinale a opção que apresenta o maior módulo do contador assíncrono que pode ser construído a partir desses flip-flops e ainda operar em uma frequência de até 10 M H z .

Alternativas
Comentários
  • Resposta nesta apostila

    http://www.professores.uff.br/lbertini/wp-content/uploads/sites/108/2017/08/Capitulo-7-Contadores.pdf


ID
1931419
Banca
Marinha
Órgão
Quadro Complementar
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Deseja-se implementar um conversor "série-paralelo" com Flip-Flops, de modo que se possa armazenar 8 (oito) bits recebidos em série. Para isso deve-se usar:

Alternativas
Comentários
  • Resposta Letra B

    8 (oito) Flip-Flops tipo D, acoplados, constituindo um registrador de deslocamento, com a entrada serial aplicada na entrada D do primeiro Flip-Flop e com o "clock" aplicado a todos eles, sincronizando os bits de entrada.


ID
1935205
Banca
Marinha
Órgão
Quadro Complementar
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em relação aos registradores de deslocamento, assinale a opção INCORRETA.

Alternativas

ID
1935220
Banca
Marinha
Órgão
Quadro Complementar
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale a opção que apresenta a condição proibida nos FLIP-FLOP.

Alternativas

ID
1935265
Banca
Marinha
Órgão
Quadro Complementar
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Dos circuitos abaixo, qual representa um FLIP-FLOP tipo D?

Alternativas

ID
1935280
Banca
Marinha
Órgão
Quadro Complementar
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando o funcionamento e as características de dispositivos lógicos de três estados ("tristate logic"), é correto afirmar que:

Alternativas

ID
1982572
Banca
Aeronáutica
Órgão
CIAAR
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sobre latches e flip-flops (FF), analise as afirmações abaixo, marque V para verdadeiro e F para falso e, em seguida, assinale a alternativa que apresenta a sequência correta.

( ) FFs com ‘clock’ têm o disparo pela borda (de subida ou descida) e não pelo nível.

( ) Alguns dos principais usos de FFs são em armazenamento e transferência de dados.

( ) O D-Latch é uma NAND modificada que pode substituir FF tipo D com disparo por borda.

( ) FFs podem ser usados em circuitos sequenciais que seguem uma sequência de estados predeterminada.

Alternativas

ID
1982575
Banca
Aeronáutica
Órgão
CIAAR
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Analise as afirmativas a seguir e assinale a alternativa que preenche as lacunas correta e respectivamente.

Circuitos lógicos sequênciais utilizam elementos de memória para comutar de ‘estado’. Os ___________ mais comumente utilizados são latches e flip-flops.

Os _________ são elementos de memória cuja excitação dos sinais de entrada controlam o estado do dispositivo, enquanto nos ________ o controle se dá através dos pulsos de clock.

Alternativas

ID
1982578
Banca
Aeronáutica
Órgão
CIAAR
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Contadores ripple possuem um problema inerente à sua estrutura de flip-flops, a propagação de atraso devido ao tempo que leva para ocorrer uma transição de estado. Um contador ripple de 4 bits foi construído utilizando flip-flops tipo J-K que possuem atrasos de propagação de tHL= 16ns e tLH=25ns. Assinale a alternativa que apresenta a frequência máxima de operação desse contador.

Alternativas
Comentários
  • 4 * 25 * 10^-9 = 10^-7s - Esse será o maior período de um dos flip-flops

    f = 1/T = 10MHz


ID
2085892
Banca
Aeronáutica
Órgão
CIAAR
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Registradores são áreas de acesso de microprocessadores que podem armazenar informações e dados. Alguns registradores tratam de funções especiais, no que tange aos periféricos. São registradores de função especial, exceto:

Alternativas

ID
2156326
Banca
CESPE / CEBRASPE
Órgão
TRE-BA
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a sistemas e dispositivos digitais, julgue o item seguinte.

No flip-flop JK do tipo mestre-escravo, se as entradas J e K estiverem todo o tempo conectadas ao nível lógico 1, então a saída Q, após sucessivos ciclos de relógio, permanecerá no nível lógico 1.

Alternativas
Comentários
  • A tabela-verdade de um flip-flop JK é dada por:

    J   K   Q

    0   0   (não muda)

    0   1   1

    1   0   0

    1   1   (muda)

     

    Portanto, a saída Q não adquire um valor fixo ao longo dos clocks se as entradas J=K=1.

     


ID
2175523
Banca
IF-TO
Órgão
IF-TO
Ano
2016
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sobre circuitos digitais sequenciais, assinale a alternativa incorreta.

Alternativas
Comentários
  • Atraso de Propagação em Contadores Assíncronos 

    Os atrasos de propagação se acumulam de modo que o enésimo FF não muda de estado até um intervalo de tempo N x tpd após a transição do clock ter ocorrido. Para freqüências baixas, o contador trabalha adequadamente.  O mesmo não é verdade para freqüências elevadas

     

    Contadores Síncronos

    Vantagem sobre assíncronos: - Atrasos dos FFs não são somados para obter atraso total. • Atraso total = t pd de um FF + t pd da porta AND, independentemente do número de FFs, ou seja, podem operar em freqüência muito maior que contadores assíncronos.

     

    gab D


ID
2318185
Banca
FCC
Órgão
DPE-SP
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A denominação do circuito integrado 74LS373, de acordo com os fabricantes, é 3-STATE Octal D-Type Transparent Latches and Edge-Triggered Flip-Flops.


Portanto, trata-se de um 

Alternativas

ID
2319718
Banca
IFB
Órgão
IFB
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Qual é o menor número de flip-flops necessários para se implementar um contador síncrono de módulo 15?

Alternativas
Comentários
  • Módulo é o maior valor que um contador pode contar.

    Fazendo 15<=2^n podemos encontrar o número n de flip-flops necessários para este contador. No mínimo 4 flip-flops são necessários para implementar um contador de módulo 15.

  • Cada FF represente um bit do número binário a ser representado. Logo, 2^4 = 16. O contador necessita de 4 FFs para contar de 0 a 15 em decimal.

     

    Alternativa B.


ID
2388565
Banca
IBFC
Órgão
POLÍCIA CIENTÍFICA-PR
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Os Flip-flops podem ter arranjos para diversas finalidades. Por exemplo, na modalidade de contador, o tipo Contador assíncrono também é conhecido como se descreve na alternativa:

Alternativas
Comentários
  • GABARITO D

     

    Um ripple é um contador em que um sinal de clock é dado ao primeiro flip-flop cuja saída determina o clock dos flip-flops seguintes.


ID
2540194
Banca
FUNCERN
Órgão
IF-RN
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Para responder à questão, quando necessário, considere: 


                                      π = 3,14      √2 = 1,41 

No momento em que ocorre uma transição ativa na entrada de clock de um flip-flop, o tempo de preparação e o tempo de manutenção são importantes para a confiabilidade da resposta às entradas de controle.


De acordo com esses parâmetros, o tempo de

Alternativas
Comentários
  • Ts (tempo de setup / preparação): é o tempo entre a "estabilização" do sinal de ENTRADA até a variação do pulso de clock (medido em 50% do seu valor);

    Th (tempo de hold / manutenção): é o tempo entre a variação do pulso de clock (medido em 50% do seu valor) e a "estabilização" do sinal de SAÍDA;

     

    Correta alternativa B

  • Cuidado, os Príncipios do Equador são utilizados quando cabíveis!

    2.5.3 Avaliamos o risco socioambiental na realização de negócios, contratação de garantias, assessoria, investimentos ou parcerias societárias com terceiros, e nas atividades com maior potencial de causar danos e, quando cabível, aplicamos os critérios dos Princípios do Equador.

  • Cuidado, os Príncipios do Equador são utilizados quando cabíveis!

    2.5.3 Avaliamos o risco socioambiental na realização de negócios, contratação de garantias, assessoria, investimentos ou parcerias societárias com terceiros, e nas atividades com maior potencial de causar danos e, quando cabível, aplicamos os critérios dos Princípios do Equador.


ID
2628397
Banca
CESPE / CEBRASPE
Órgão
ABIN
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em relação aos sistemas digitais, julgue o próximo item.


Em um flip-flop JK, quando as entradas Preset e Clear estão ambas no valor lógico zero, o funcionamento desse circuito combinacional é normal.

Alternativas
Comentários
  • Para um funcionamento normal, o Preset e o Clear deverão estar OFF. Como suas entradas são barradas, quando temos nível lógico "0", o  Preset e Clear estarão ativados. 

    ERRADO.

  • O erro está em dizer circuito combinacional quando na verdade é sequencial !!!


ID
2628400
Banca
CESPE / CEBRASPE
Órgão
ABIN
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em relação aos sistemas digitais, julgue o próximo item.


Nos contadores assíncronos, apesar da designação que recebem, as transições dos flip-flops são simultâneas.

Alternativas
Comentários
  • Nos contadores assíncronos, uma das saídas de um flip-flop é conectada no clock do outro flip-flop. Logo as transições não serão simultâneas, como num síncrono.

    ERRADO


ID
2628403
Banca
CESPE / CEBRASPE
Órgão
ABIN
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em relação aos sistemas digitais, julgue o próximo item.


Em um flip-flop D, quando a entrada J = 0, K = 1.

Alternativas
Comentários
  • Flip-flop tipo D é um Flip-flop JK, porém com uma porta NOT na entrada K, onde o mesmo sinal de entrada atua nas duas entradas (J e K).

    Logo, afirmativa CORRETA.


ID
2628406
Banca
CESPE / CEBRASPE
Órgão
ABIN
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em relação aos sistemas digitais, julgue o próximo item.


Os flip-flop síncronos somente respondem às mudanças de entrada quando são simultâneas ao pulso de controle.

Alternativas
Comentários
  • Os Flip-Flop síncronos têm como característica o mesmo clock para todos. Só haverá mudança de estado quando houver o pulso de controle.


    CERTO

  • Gabarito está (estava) incorreto.

    Os flip-flop síncronos somente respondem às mudanças de entrada quando são simultâneas ao pulso de CLOCK (juntamente com o pulso de CONTROLE), ou seja, dependem de 2 fatores: 1) variação na ENTRADA (pulso de controle) e 2) variação do CLOCK (pulso de CLOCK);

    Resposta ERRADA (conforme correção do gabarito, publicado pela banca)


ID
2639068
Banca
Marinha
Órgão
CAP
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale a opção que descreve, corretamente, a operação de um flip-flop D disparado na borda negativa.

Alternativas

ID
2639077
Banca
Marinha
Órgão
CAP
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação à entrada CLK de um flip-flop, o termo ''disparada por borda" significa que

Alternativas

ID
2639137
Banca
Marinha
Órgão
CAP
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Qual grupo de dispositivos lógicos é o mínimo necessário para construir um contador síncrono de módulo 64?

Alternativas

ID
2671258
Banca
Aeronáutica
Órgão
EEAR
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Quantos Flip-Flops são necessários para construir um contador capaz de contar cinco mil itens?

Alternativas
Comentários
  • 2 E 13 = 8182


ID
2764936
Banca
FAURGS
Órgão
TJ-RS
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considere as afirmações abaixo em relação a circuitos lógicos sequenciais.

I - O próximo estado de circuitos sequenciais depende não somente do estado atual, podendo depender também das entradas.
II - Um flip-flop tipo D, sensível à borda positiva, copia sua entrada para a saída na borda de subida do relógio.
III- Um flip-flop tipo D, sensível à borda positiva, troca seu estado quando o relógio faz uma transição do estado 1 para o estado 0.

Quais estão corretas?

Alternativas

ID
3068407
Banca
FCC
Órgão
ARTESP
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A construção correta para um flip-flop tipo D disparado pela borda do seu clock, a partir de um flip-flop J-K, é:

Alternativas

ID
3084463
Banca
VUNESP
Órgão
UNICAMP
Ano
2019
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em um flip-flop do tipo T, a sua saída Q

Alternativas
Comentários
  • Oi, tudo bem?

    Gabarito: A

    Bons estudos!

    -Tentar não significa conseguir, mas quem conseguiu, com certeza tentou. E muito.


ID
3186190
Banca
COMPERVE
Órgão
UFRN
Ano
2019
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Somadores são componentes fundamentais no projeto de sistemas digitais. O somador em cascata, ou carry ripple adder, é um projeto simples, construído com outros dois tipos de componentes: somadores completos e meio somadores. Considerando que cada porta lógica de um somador em cascata de 4 bits tem um atraso de 1 ns, o tempo mínimo necessário para esse componente somar qualquer número de 4 bits é

Alternativas

ID
3309520
Banca
FUNDEP (Gestão de Concursos)
Órgão
INB
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Analise as afirmativas a seguir relativas ao flip-flop.


I. Flip-flops possuem dois tipos de entradas: controles síncronos e entradas de clock.

II. Um flip-flop é capaz de armazenar um byte durante um instante de tempo.

III. Um flip-flop D pode ser implementado usando um flip-flop J-K.


Estão corretas as afirmativas:

Alternativas
Comentários
  • Um flip-flop é capaz de armazenar um bit e não um byte.

  • Para fazer um flip flop D é só ligar as duas entradas do flip flop JK

  • Flip flop sincronos possuem entradas de clock e entradas de variaveis, não entendi a afirmação, esta confusa.

    A entrada de clock é o controle sincrono.


ID
3318568
Banca
FUNDEP (Gestão de Concursos)
Órgão
INB
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Para reconstruir com exatidão o conteúdo de frequência de um sinal medido que possui componentes de 3 Hz e 6 Hz, a taxa de amostragem (fs) deve ser:

Alternativas

ID
3494767
Banca
CESPE / CEBRASPE
Órgão
IFF
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em sistemas síncronos, é comum o uso dos circuitos denominados flip-flop com clock. Nesses circuitos, uma das responsabilidades das entradas de controle é

Alternativas
Comentários
  • Importante entender que as alternativas de (A) a (C) dão responsabilidades do clock, mas a questão pede o que é de responsabilidade da entrada.


ID
3672700
Banca
CESPE / CEBRASPE
Órgão
UNIPAMPA
Ano
2013
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a sistemas digitais, julgue o item seguinte.


Biestáveis, ou flip-flops, são elementos básicos dos circuitos sequenciais

Alternativas
Comentários
  • Circuito sequencial é um circuito digital que tem seu comportamento determinado parcial ou totalmente, para além das entradas do momento, pelas entradas que ocorreram no passado.Os mais importantes são os biestáveis, que, por serem constituídos por portas lógicas e terem a capacidade de armazenar um bit de informação, são por vezes vistos como elementos de memória. Os circuitos sequenciais biestáveis dividem-se em síncronos (Flip-flop) e assíncronos (Latch) conforme sua característica de alterar a saída a qualquer instante ou somente quando houver variação no sinal de clock.

    Fonte: https://pt.wikipedia.org/wiki/Circuito_sequencial


ID
4154302
Banca
CETRO
Órgão
AMAZUL
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sobre o flip-flop, assinale a alternativa incorreta.

Alternativas

ID
4899346
Banca
CCV-UFC
Órgão
UFC
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Determine a frequência de saída para um circuito divisor de frequência composto por 10 flip-flops, dado que a frequência de entrada é 20,48 MHz.

Alternativas
Comentários
  • 20,48MHz/2^n = 20,48MHz/1024 = 20kH - C


ID
4899349
Banca
CCV-UFC
Órgão
UFC
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

No sexto pulso de clock, as saídas de um contador Johnson de 4-bits são Q0=0, Q1=0, Q2=1 e Q3=1. No sétimo pulso de clock, as saídas seriam:

Alternativas