SóProvas



Questões de Eletrônica Digital na Engenharia Eletrônica


ID
5716
Banca
CESGRANRIO
Órgão
EPE
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Se A = 10100101, B = 00001111, C = 01101101 e D = 11110000, então, o resultado da expressão booleana ((A AND B) XOR (C OR D)) é:

Alternativas
Comentários
  • A = 10100101 and
    B = 00001111
    _______________
    00000101

    C = 01101101 OR
    D = 11110000
    _______________

    11111101

    ((A AND B) XOR (C OR D))

    00000101
    11111101
    ___________

    11111000

    Letra E

  • Por favor, alguém poderia explicar melhor essas contas?

    Eu não entendi... : (

  •  Paulo

    Vou tentar com as minhas palavras, mas espero que alguém com mais técnica possa fazer melhor. É lógica pura.

    1º (A AND B): soma o primeiro algarismo do A com o primeiro do B, o segundo do A com o segundo do B,,,,,, e assim todos. Quando é AND, 1 + 0 e 0 + 0 é igual a 0, é falso. Só quando dá 1 + 1 é verdadeiro e dá como resultado 1. 

    2º (C OR D): Só é falso quando ambos os algarismos forem falsos. Isto quer dizer que zero + zero = zero, por isso o penultimo algarismo da expressão dá zero.

    3º XOR : soma o primeiro resultado mais o segundo, invertendo o OR, ou seja, quando ambos são verdadeiros, o resultado é falso. Então 1 + 1 e 0 + 0,  o resultado é zero.

    Se tu for nas funções do excel ele explica cada uma delas, AND, OR, NÃO.

     
  • Para resolver essa questão tem que saber a tabela-verdade do AND, OR e XOR.

    Resumo das lógicas das operações:
    AND -> é 1 somente quando os dois bits são 1. Para os outros casos usa 0.
    OR ->   é 0 somente quando os dois bits são 0. Para os outros casos usa 1.
    XOR -> é 1 somente quando os dois bits são diferentes. Para os outros casos (bits iguais) usa 0.
  • Ronaldo, Kaki e Nani.... cada comentário de vocês foi de extrema importância para o meu aprendizado ....  e com certeza para muitos outros que passarem por aqui....muito obrigado!!!!

ID
58639
Banca
CESPE / CEBRASPE
Órgão
TRT - 17ª Região (ES)
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando que um conversor digital/analógico deva ser
desenvolvido para converter um sinal que deverá alimentar um
aparelho específico, julgue os próximos itens.

Esse conversor pode ser construído com resistores lineares e amplificador operacional.

Alternativas

ID
58642
Banca
CESPE / CEBRASPE
Órgão
TRT - 17ª Região (ES)
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando que um conversor digital/analógico deva ser
desenvolvido para converter um sinal que deverá alimentar um
aparelho específico, julgue os próximos itens.

Uma rede composta somente por resistores não pode ser utilizada para a construção do conversor, ainda que seja um conversor simples de 2 bits.

Alternativas
Comentários
  • GABARITO: ERRADO

     

    Basta utilizar um conversor D/A R/2R.


ID
64618
Banca
CESPE / CEBRASPE
Órgão
INSS
Ano
2008
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A respeito de circuitos digitais e circuitos lógicos, julgue os itens
a seguir.

Considere as variáveis booleanas A, B e C. A expressão booleana mínima, na forma soma de produtos, equivalente a (A + B).(A + C) é (A + BC).

Alternativas
Comentários
  • (A+B).(A+C) = (A+BC), pela Lei Distributiva, temos X(Y+Z) = XY + XZ, logo: AA + AC + AB + BC, pela Lei idempotente, temos XX = X, logo:A + AC + AB + BC, pela Lei de Absorção temos X + XY = X, logo:A + AB + BC, utilizando a mesma Lei de Absorção:A + BC
  • Utilizei tabela verdade para confirmar que as duas expressões são equivalentes.

     

    A   B   C   A+B   A+C   (A+B).(A+C)   BC    A+BC

    V   V   V      V       V                     V      V           V

    V   V   F      V       V                     V      F           V

    V   F   V      V       V                     V      F           V

    V   F   F      V       V                     V      F           V

    F   V   V      V       V                     V      V           V

    F   V   F      V       F                     F       F           F

    F   F   V      F       V                     F       F           F

    F   F   F      F       F                      F       F           F


ID
71137
Banca
FCC
Órgão
TRT - 3ª Região (MG)
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A operação em hexadecimal (3B + 87) resulta no valor binário

Alternativas
Comentários
  • O sistema hexadecimal a base é 16. Então para a expressão 3B+87 temos:3B=3*16^1+11*16^0=59 (B corresponde a 11)87=8*16^1+7*16^0=13559+135=194Transformando 194 em binário, temos:194/2=97 resto=097/2=48 resto=148/2=24 resto=024/2=12 resto=012/2=6 resto=06/2=3 resto=03/2=1 resto=11/1=1 portanto:194=11000010
  •     3B
        87
    +------
        C     2 -----> Por que C2?      B + 7 = 18      Logo tiramos 16 e sobra dois. Vai 1. >>>>>> 3 + 8 + 1 = 12 = C
    1100   0010


ID
71170
Banca
FCC
Órgão
TRT - 3ª Região (MG)
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um conversor DA de 8 bits que gera sinal analógico com níveis entre 0 e 5 V tem tensão de passo de, aproximadamente, em mV,

Alternativas

ID
71185
Banca
FCC
Órgão
TRT - 3ª Região (MG)
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um microcontrolador tem memória de programa de 8 bits de dados e 13 bits de endereço. Portanto, trata-se de uma memória com capacidade de, em kbytes,

Alternativas
Comentários
  • 13 bits de endereço = 2^13 = 8192 bytes ou 8Kbytes
  • Só complementando a resposta do Fernando:

    - 8 bits de dados = 1 byte

    - 13 bits de endereço = 2^13 = 8192 bytes = 8 kbyte

    - 1 byte * 8 Kbyte = 8 kbyte



ID
171928
Banca
FCC
Órgão
MPU
Ano
2007
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A memória de um controlador lógico-programável utiliza palavras com 2 bytes. As posições de memória M01 e M02 possuem, respectivamente, os conteúdos A038 e 94FB em hexadecimal. Após a operação bit a bit: (M01) OU (M02), com o resultado movimentado para a memória M03, o conteúdo dessa última, em hexadecimal é

Alternativas
Comentários
  • M01 = A038
    A(16) = 1010 (2)
    0(16) = 0000 (2)
    3(16) = 0011 (2)
    8(16) = 1000 (2)

    1010 0000 0011 1000

    M02 = 94FB

    9 (16) = 1001 (2)
    4 (16) = 0100 (2)
    F (16) = 1111 (2)
    B (16) = 1011 (2)

    1001 0101 1111 1011

    Uma operação de OU entre os dois

    1010 0000 0011 1000
    1001 0100 1111 1011
    ___________________
    1011 0100 1111 1011


    Agora convertemos em Hexadecimal

    1011 0100 1111 1011
    B    4    F    B
  • 1+1=1?   acho que a conta está errada

  • Josafá...

    É uma conta OU, então se qualquer uma das parcelas for 1, o resultado será 1

    1+0=1

    0+1=1

    1+1=1

    0+1=0


ID
192568
Banca
FCC
Órgão
TRE-RS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A expressão da porta lógica NAND de duas entradas é

Alternativas

ID
192604
Banca
FCC
Órgão
TRE-RS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O número hexadecimal B7 convertido para a base binária vale

Alternativas
Comentários
  • Hexadecimal para Binário é o mais fácil. Basta agrupar em grupos de 4 bits, da direita para a esquerda:

    B7

    para B (11)
    1011
    8+2+1

    para 7
    0111
    4+2+1

    Logo

    1011 0111

ID
197752
Banca
CESPE / CEBRASPE
Órgão
MS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O domínio da eletrônica industrial pode ser subdividido
em eletrônica de potência e eletrônica de regulação e comando.
A eletrônica de potência é a aplicação de dispositivos
semicondutores em sistemas elétricos de potência. Por meio dos
dispositivos semicondutores de potência, associados a outros
circuitos eletrônicos, podem-se acionar e controlar diversos tipos
de cargas industriais. A amplificação da potência e a potência
dos dispositivos envolvidos são preponderantes.

A partir do texto acima, julgue os itens a seguir.


Nos conversores CC-CC que utilizam fontes de energia que não possuem indutância interna, como baterias de acumuladores, a corrente de entrada pode variar rapidamente e, além disso, a potência absorvida pela carga é a mesma fornecida na entrada do conversor.

Alternativas
Comentários
  • Não compreendi o gabarito... Vejamos, a ausência de indutância interna da fonte elimina os efeitos da comutação entre os diodos ou pares de diodos que estarão conduzindo a cada ciclo. Dessa forma, a corrente de entrada pode variar rapidamente a cada comutação.

    Quanto ao fato da potência absorvida pela carga ser a mesma fornecida na entrada do conversor, esse fato também é verdadeiro no caso do conversor ser ideal, o que não se menciona na assertiva.

    Caso alguém possa indicar onde estaria o erro, eu agradeço.

    Avante colegas!!
  • Também não entendi esta.
    Pedi ajuda para o amigo fredbh, que acredita que não se deva considerar os equipamentos como ideais na maioria das questões, e que o erro estaria aí. Já vi questão do CESPE para os dois lados (em que a banca não dizia nada e, para "acertar", tu tinha que considerar real numa e ideal na outra).
    Vou cuidar as próximas questões para tentar formar uma espécie de "estatística", pra pelo menos na hora da prova saber decidir qual a melhor interpretação a usar com o CESPE.
  • Tá mesmo difícil digerir.

    Alguns conversores CC-CC são projetados para que tenham uma frequência de chaveamento alta em relação à constante de tempo do circuito (o período é muito menor que a constante de tempo), e embora a corrente possa variar exponencialmente nas indutâncias (do conversor e não da fonte), diante de um período tão pequeno de chaveamento, essa variação não será relevante, ou seja, neste caso a corrente de saída tenderia a ser praticamente linear.

    Porém podemos ter conversores buck com valores de indutâncias baixos que permitem uma grande variação da corrente da corrente de entrada e como a questão diz "pode variar rapidamente", deveria ser considerada correta.

  • Acredito que a questão pretende abordar as perdas no chaveamento.

    A diferença entre a potência de entrada e a potência da carga é exatamente as perdas nos equipamentos de chaveamento, portanto não são as mesmas, diferente do que está escrito na questão.

    A resposta como "errada" está correta.


ID
197776
Banca
CESPE / CEBRASPE
Órgão
MS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sistema digital pode ser definido como um conjunto
de componentes conectados para processar informação em forma
digital. Os componentes básicos utilizados na construção de
sistemas digitais são dispositivos eletrônicos que vão de circuitos
biestáveis a computadores completos. As ligações entre esses
componentes eletrônicos são conexões físicas, por meio das quais
a informação digital pode ser transmitida. O número de
elementos pode chegar a milhares de componentes. Quanto mais
componentes são necessários para a realização de um sistema
digital, mais complexo ele é e mais difícil se torna entender seu
funcionamento ou projetá-lo.

A partir do texto acima, julgue os itens subsequentes.

Entre os sistemas numéricos mais utilizados, além do decimal, tem-se o binário, o hexadecimal, o octal e o complemento de dois. Para armazenamento em um registrador de 16 bits, as representações do inteiro decimal 210 em binário, hexadecimal, octal e complemento de dois são, respectivamente: 0000000011010010, 00D2, 000322 e 1111111100101110.

Alternativas
Comentários
  • Sem fazer todas as contas, so observando o numero em binario e seu complemento ja se sabe que esta errado, como é um numero positivo seu complemento de 2 tem ser ser igual ao numero binário, sendo assim a questao incorreta.
  • Questão maldosa...

    Quem vê o complemento de 2 já vai automaticamente fazendo a conversão para negativo... mas, como o colega mencionou, não é o que foi pedido na questão.

     
     210 (Base 10) = 0000000011010010 (Base 2)

     210 (Base 10) = 00D2 (Base 16)

     210 (Base 10) = 000322 (Base 8)

     210 (Base 10) = 0000000011010010 Complemento de 2 (C2)  → o que foi pedido

    -210 (Base 10) = 1111111100101101 Complemento de 1 (C1)

    -210 (Base 10) = 1111111100101110 Complemento de 2 (C2)  → o que parece que foi pedido

  • A representação por Complemento a Dois de um dado número inteiro a com n bits é definida da seguinte forma:

    --> Se a é POSITIVO, sua representação é idêntica à representação de a na base 2. (Completa-se com zeros à esquerda para garantir que a representação utilize todos os n bits).

    --> Se a é NEGATIVO, sua representação é o Complemento a Dois de |a| (módulo de a).

     

     

    Fonte: http://www2.ic.uff.br/~boeres/slides_FAC/FAC-complemento-um-e-dois.pdf


ID
197779
Banca
CESPE / CEBRASPE
Órgão
MS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sistema digital pode ser definido como um conjunto
de componentes conectados para processar informação em forma
digital. Os componentes básicos utilizados na construção de
sistemas digitais são dispositivos eletrônicos que vão de circuitos
biestáveis a computadores completos. As ligações entre esses
componentes eletrônicos são conexões físicas, por meio das quais
a informação digital pode ser transmitida. O número de
elementos pode chegar a milhares de componentes. Quanto mais
componentes são necessários para a realização de um sistema
digital, mais complexo ele é e mais difícil se torna entender seu
funcionamento ou projetá-lo.

A partir do texto acima, julgue os itens subsequentes.

Uma álgebra booleana é uma álgebra (B; &, +, ~ ; 0, 1) constituída por um conjunto B (que contém pelo menos os dois elementos 0 e 1) juntamente com três operações, o produto booleano (&), a soma booleana (+) e o complemento (~), definidas no conjunto, tal que para quaisquer elementos x, y e z de B, x&y, x+y e ~z pertencem a B.

Alternativas

ID
197782
Banca
CESPE / CEBRASPE
Órgão
MS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sistema digital pode ser definido como um conjunto
de componentes conectados para processar informação em forma
digital. Os componentes básicos utilizados na construção de
sistemas digitais são dispositivos eletrônicos que vão de circuitos
biestáveis a computadores completos. As ligações entre esses
componentes eletrônicos são conexões físicas, por meio das quais
a informação digital pode ser transmitida. O número de
elementos pode chegar a milhares de componentes. Quanto mais
componentes são necessários para a realização de um sistema
digital, mais complexo ele é e mais difícil se torna entender seu
funcionamento ou projetá-lo.

A partir do texto acima, julgue os itens subsequentes.

Contadores são dispositivos de múltiplas e importantes aplicações e são classificados em dois tipos: assíncronos e síncronos. Todos os contadores são realizados com um conjunto de flip-flops em série. O contador síncrono é um circuito combinatório no qual todos os flip-flops estão sob controle de um mesmo pulso de clock, enquanto que no contador assíncrono isso não ocorre.

Alternativas
Comentários
  • A parte que se encontra errada é a seguinte: "todos os flip-flops estão sob controle de um mesmo pulso de clock" . Na verdade a saída de um flip flop vai para o clock do flip flop à esquerda.
  • Na verdade eu entendo que o erro está em dizer que o circuito é combinatório, o circuito é sequencial.
    Num contador síncrono o clock é o mesmo para todos flip-flops.
  • Também acho que o erro está em: é um circuito combinatório...Contadores assincronos que a saida de um FF vai na entrada do proximo a esquerda.

  • Primeiro, a saída de um FF entra no CLK do outro apenas no modo assíncrono. No síncrono todos tem o mesmo CLK.

    Em seguida, o Contador SÍNCRONO pode sim ser combinatório, pois com o auxílio de portas lógicas e possível definir vários modos de contagem. Esta contagem não precisa ser necessariamente crescente ou decrescente (tipo 000,110,111,001,010,111,001,010,...). Veja questão Q240795.

    Além disso, é possível definir um padrão de contagem sem depender do FF anterior, ou seja, não necessita está em série.

    Por exemplo, eu tenho 4 FF tipo D ( FF4(MSB), F3, F2, F1(LSB)), eu posso definir o modo de contagem do F4 sem conectá-lo diretamente ao Q3.

    D4 = Q2 . Q1;

    D3 = Q2

    D1 = Q1

    D1 Q4.


    Observe que o FF4 não está em série com o FF3. Vale lembrar que a contagem não necessita ser obrigatoriamente crescente ou decrescente.

    PS: Não testei a sequência de contagem, foi apenas um breve exemplo.


ID
197785
Banca
CESPE / CEBRASPE
Órgão
MS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sistema digital pode ser definido como um conjunto
de componentes conectados para processar informação em forma
digital. Os componentes básicos utilizados na construção de
sistemas digitais são dispositivos eletrônicos que vão de circuitos
biestáveis a computadores completos. As ligações entre esses
componentes eletrônicos são conexões físicas, por meio das quais
a informação digital pode ser transmitida. O número de
elementos pode chegar a milhares de componentes. Quanto mais
componentes são necessários para a realização de um sistema
digital, mais complexo ele é e mais difícil se torna entender seu
funcionamento ou projetá-lo.

A partir do texto acima, julgue os itens subsequentes.

Um conjunto de flip-flops conectados em cascata, utilizados para armazenar bits de informação, é conhecido como registrador. Quando esse conjunto é utilizado para compor e armazenar informação oriunda de uma fonte serial, ele é denominado registrador de deslocamento. O fato de a saída de cada um dos flip-flops estar conectada à entrada do flipflop seguinte, e de todos estarem controlados pelo mesmo clock, faz do registrador de deslocamento um circuito combinatório síncrono.

Alternativas
Comentários
  • Quando esse conjunto é utilizado para compor e armazenar informação oriunda de uma fonte serial, ele é denominado registrador " de dados" e não de deslocamento.

  • Acho que o erro está em afirmar que o registrador de deslocamento é um circuito combinatório (saída depende das entradas), quando na verdade é sequencial (saída depende da combinação das entradas e dos valores anteriores)

  • Circuitos lógicos combinacionais caracterizam-se pelo fato da saída do circuito em qualquer instante de tempo depender exclusivamente dos níveis lógicos presentes nas entradas do circuito neste instante de tempo. Já os circuitos lógicos sequenciais possuem suas saídas como função das entradas e das informações armazenadas em sua memória (questão Q108172)

     

    Logo, o registrador de deslocamento descrito um circuito SEQUENCIAL síncrono


ID
210745
Banca
VUNESP
Órgão
CETESB
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Qual é a tabela-verdade correta para uma porta lógica tipo OU com entradas A e B e saída C?

Alternativas
Comentários
  • e)

    A operação OU só resulta em 0 se ambos inputs forem 0. Basta que um deles seja 1 para output ser 1.


ID
220750
Banca
CESPE / CEBRASPE
Órgão
DETRAN-DF
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A respeito do código BCD (binary coded decimal) 8421, julgue
o item subsequente.

O número de dígitos binários que esse código possui é igual ao número de bits do código sendo, para esse caso em particular, igual a 4 bits.

Alternativas

ID
224806
Banca
FCC
Órgão
METRÔ-SP
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Quantas portas NAND de duas entradas são necessárias e suficientes para implementar uma porta NOR de duas entradas?

Alternativas
Comentários
  • temos:
    entrada  saída série   saída and invertida   
     A    B        (AND)                (NAND)
      0   0          A*B    0                  1
      0   1          A*B    0                  1
      1   0          A*B    0                  1
      1   1          A*B    1                  0

    precisamos:    entrada      saída paralela      saída OR invertida
                                A    B        (OR)                        (NOR)
                                0   0          A+ B     1                       0      
                                0   1          A +B     1                       0
                                1   0          A+ B     1                       0
                                1   1          A+ B     0                       1

    solução:juntando as duas entradas da porta NAND conseguimos um inversor.
                 fazendo o curto acima na porta NAND conseguimos                            :             B
                 entrando o resultado dos inversores acima em outra porta NAND conseguimos:   A+ B (através da lei de Morgan) ou seja, OR,
                 entrando a sequência A+ B   em outro inversor temos A+( Nor)

  • Dois para inverter A e B

    Um para fazer a junção de A' e B'

    Um para inverter a saída


ID
224974
Banca
FCC
Órgão
METRÔ-SP
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O circuito integrado que opera como demultiplex digital de 16 linhas possui, no mínimo, um conjunto de terminais que executam funções lógicas dadas em:

Alternativas

ID
224980
Banca
FCC
Órgão
METRÔ-SP
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A operação em hexadecimal (3A + 97) resulta em valores nos sistemas decimal e binário, respectivamente, iguais a

Alternativas
Comentários

  •      3A
        +97
        ____
           ?
        
    1° Passo
        
    A + 7 = 10 + 7 = 17

    17/16 = 1 ( é o que vai)
    17%16 = 1 ( é o que fica)

    2° Passo

    1 + 3 + 9 = 13 ( 1 é o que veio)

    13 = D

    Logo, o resultado em hexadecimal é (D1)

    Convertendo para decimal:

    D * 16 + 1 = 13*16+1 = 209

    Convertendo para binário, é só pegar cada digito do número hexadecimal e representar em grupos de 4 bits:

    1101 (seria o D) 0001 ( seria 1)

    Logo, o resultado é 209 e 1101 0001
       

ID
248209
Banca
FCC
Órgão
TRT - 8ª Região (PA e AP)
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Quantas portas NOR de duas entradas são necessárias e suficientes para implementar uma porta AND de duas entradas?

Alternativas
Comentários
  • Duas portas NORS serviram para obter A negado e B negado, depois é só conectar essas duas variáveis na entrada de uma porta NOR e através do teorema de DeMorgan obteremos a porta AND com três portas NOR


ID
324520
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a circuitos lógicos digitais, julgue os seguintes itens.

Um multiplexador, também chamado MUX ou seletor de dados, é um circuito combinacional que possui várias entradas de dados, uma linha de saída e entradas de seleção. A seleção da entrada que será transmitida através da saída do MUX depende do sinal na entrada de controle.

Alternativas

ID
324523
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a circuitos lógicos digitais, julgue os seguintes itens.

Circuitos lógicos combinacionais caracterizam-se pelo fato da saída do circuito em qualquer instante de tempo depender exclusivamente dos níveis lógicos presentes nas entradas do circuito neste instante de tempo. Já os circuitos lógicos sequenciais possuem suas saídas como função das entradas e das informações armazenadas em sua memória.

Alternativas

ID
324529
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Flip-flops síncronos podem ser sensíveis ao nível do sinal de clock, ou sensíveis às transições do sinal de clock. Nesta última situação, o flip-flop pode apresentar sensibilidade à subida do sinal (transição positiva) ou à descida (transição negativa).

Alternativas

ID
324532
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Flip-flops não possuem entradas assíncronas.

Alternativas
Comentários
  • Preset e clear são entradas assincronas.

  • As entradas assincronas comandam os FFs, sobrepondo-se as demais.

    Denominadas PR (preset) e CLR (clear) essas entradas podem comandar o modo de operagao de um FF.

     


ID
324535
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Tanto flip-flops síncronos quanto flip-flops assíncronos são apropriados para a implementação de registradores de deslocamento.

Alternativas
Comentários
  • Trata-se de um certo número de Flip-Flops conectados em série, sendo o primeiro do tipo D com suas saídas ligadas às entradas do segundo JK mestre-escravo com suas saídas ligadas ás entradas do próximo JK mestre-escravo.

    Sendo que o sinal de clock é comum para todos os Flip-Flops, logo, e um circuito síncrono.


ID
324538
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Flip-flops do tipo D e flip-flops do tipo T podem ser construídos a partir de flip-flops do tipo RS. Neste tipo de obtenção de Flip-flops do tipo D ou T o uso de flip-flops do tipo JK é inadequado.

Alternativas
Comentários
  • Errado. Os flip-flops T e D são construidos justamente a partir do flip-flop JK. 
    D - a entrada D é ligada ao J, e a nãoD (~D) ao K. Assim, J e K sempre serão distintos e o resultado final dependerá diretamente do valor de D.
    T - Ambos J e K são ligados à entrada T. A saída será Qa caso T=0, e ~Qa caso T=1.

ID
324541
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue os itens seguintes com relação a flip-flops.

Os flip-flops são componentes básicos utilizados em circuitos de memória, para armazenamento e transferência de informação. Por esse motivo, eles são frequentemente empregados em circuitos aritméticos.

Alternativas

ID
330796
Banca
CESPE / CEBRASPE
Órgão
TRT - 21ª Região (RN)
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a tecnologias CMOS de fabricação de circuito integrados, julgue o item seguinte.

As portas CMOS utilizam transistores PMOS em combinação com transistores NMOS. Como esses dois tipos de transistores possuem características diferentes, é comum que os transistores PMOS e NMOS tenham dimensões distintas, de forma a compensar efeitos dessa diferença.

Alternativas

ID
330805
Banca
CESPE / CEBRASPE
Órgão
TRT - 21ª Região (RN)
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando que um conversor analógico/digital esteja sendo
utilizado para converter um sinal de tensão elétrica para o formato
digital e que esse conversor seja de 8 bits e seja unipolar, que a
tensão zero volt corresponda ao número 0 e que a tensão máxima,
de 5 volts, corresponda ao número 255, julgue os itens que se
seguem.

No conversor em questão, a tensão de 2 volts corresponderia ao número 102.

Alternativas

ID
330808
Banca
CESPE / CEBRASPE
Órgão
TRT - 21ª Região (RN)
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando que um conversor analógico/digital esteja sendo
utilizado para converter um sinal de tensão elétrica para o formato
digital e que esse conversor seja de 8 bits e seja unipolar, que a
tensão zero volt corresponda ao número 0 e que a tensão máxima,
de 5 volts, corresponda ao número 255, julgue os itens que se
seguem.

Caso o sinal a ser digitalizado seja variável no tempo e tenha componentes senoidais significativas apenas até a frequência de 15 kHz, a taxa mínima de amostragem, para que o sinal possa ser reconstruído de forma adequada, deve ser de 30 kHz.

Alternativas

ID
338161
Banca
CESPE / CEBRASPE
Órgão
INMETRO
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O número 357 na base dez corresponde a

Alternativas
Comentários
  • 357 / 16 = 22 (resta 5)

    22 / 16 = 1 (resta 6)

    e no quociente (sobra 1)

    A partir do último quociente que não dá mais para dividir, Junta a todos os restos de baixo para cima o que nos dá (165) e teremos que o número 357 é o mesmo que 165 na base 16.


ID
338188
Banca
CESPE / CEBRASPE
Órgão
INMETRO
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em um conversor analógico/digital de 8 bits, monopolar, as tensões de entrada de 0 volt e 10 volts correspondem, respectivamente, aos números binários 0 e 11111111 (28- 1, em números binários, que são proporcionais aos valores em 0 e 10 volts. Nessa situação, se a tensão a ser convertida for igual a 4 volts, então, o número binário na saída desse conversor será igual a

Alternativas

ID
461746
Banca
CESPE / CEBRASPE
Órgão
HEMOBRÁS
Ano
2008
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considere que um microcontrolador de 8 bits apresente como características: 8 kilobytes de memória Flash, 512 bytes de memória EEPROM, 1 kilobyte de memória SRAM, 23 linhas de I/O programáveis, dois contatores/temporizadores de 8 bits; um contador/temporizador de 16 bits, ADC (conversor analógico/digital) de 10 bits com 6 canais, interface USART, interface SPI, interface I2C e temporizador watchdog (cão de guarda). A respeito desse microcontrolador julgue os itens subseqüentes.

O ADC de 10 bits corresponde a um conversor analógico/digital que gera uma palavra digital cujo valor pode variar de 0 a 1023.

Alternativas
Comentários
  • GABARITO: CORRETO

     

    A questão se refere à resolução do conversor, que é dada por 2^n, sendo n o número de bits. Em outras palavras, é a quantidade de dados discretos que serão produzidos pelo conversor, a partir do sinal analógico.


ID
542335
Banca
CESGRANRIO
Órgão
Transpetro
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Uma estação terminal remota (RTU) é capaz de aquisitar e transmitir dados, medidos através de sensores instalados em um processo, para sistemas SCADA (Supervisory Control and Data Acquisition).


PORQUE

A estação terminal remota é um dispositivo eletrônico controlado por microprocessador que possui, além de outros componentes, conversores A/D e portas de comunicação.

Analisando-se as afirmações acima, conclui-se que

Alternativas

ID
542698
Banca
FCC
Órgão
TRT - 23ª REGIÃO (MT)
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O número (C6) 16 convertido para os sistemas numéricos decimal e binário vale, respectivamente,

Alternativas
Comentários
  • C6 = C*16^1 + 6*16^0

    Como C em hexadecimal vale 12 em decimal, temos:

    C6 = 12*16 + 6 = 192 + 6 = 198.

    A questão já está resolvida aqui, já que a única opção possível é a letra E, mas para conferir, a conversão decimal para binário fica:

    operação          resultado          resto
    198 / 2        =         99                      0
    99 / 2          =         49                      1
    49 / 2          =         24                      1
    24 / 2          =         12                      0
    12 / 2          =          6                       0
    6 / 2            =           3                      0
    3 / 2            =           1                      1
    1 / 2            =           0                      1


    Chegando-se na menor divisão, finaliza-se a operação. Ordenam-se os restos do último para o primeiro: 11000110

    RESPOSTA: Letra E

ID
545635
Banca
FCC
Órgão
INFRAERO
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Para implementar uma porta EXCLUSIVE-OR de duas entradas são necessárias e suficientes

Alternativas
Comentários
  • Duas portas NANDS são utilizadas para conseguir A negado e B negado. Outras duas portas NANDS são utilizadas tentando com entradas A negado e B e a outra com A e B negado, por último, a quinta por NAND é alimentada pelo resultados das duas portas NANDS anteriormente mencionadas. Isso feito, é só fazer a simplificação através do teorema de DeMorgan para ser obter a porta EXCLUSIVE OR


ID
545662
Banca
FCC
Órgão
INFRAERO
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A operação matemática (D5)16 - (47)10 é igual a

Alternativas
Comentários
  • não entendi alguém explica


  • Vc tem que transformar os números numa mesma base. Transformando (D5)16 em base decimal fica: 5x16^0 + 13x16^1 = 213 na base10.

    Subtraindo 213 - 47 = 166, que é o mesmo que 128+32+4+2 ou na base binária: 10100110.

  • Tem algum erro de digitação? Em vez de D, deveria ser ?


ID
548554
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Uma sequência binária é transmitida particionando-a em quadros contíguos de 8 bits, sendo que cada quadro tem duração de 100 µseg. Essa sequência é aplicada à entrada de um codificador, que adiciona 1 bit extra a cada quadro, para que, no receptor, seja possível implementar um processo de detecção de erro por verificação de paridade. Admitindo-se que a duração do quadro não é alterada pelo codificador, a taxa de bits da sequência, na saída do codificador, em kbps, é

Alternativas
Comentários
  • Cada quadro possui 8bits + 1bit do teste de paridade.

    Não se altera o tempo do quadro de 100us

    F= 1/100u = 10kHz

    10 kHz x 9 bits = 90kbps


ID
549097
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Seja um conversor CC-CC, tipo abaixador, considerado ideal, operando em modo contínuo e em regime permanente, cuja corrente média de entrada é 2 A. Sendo a corrente média de saída igual a 10 A, e a tensão média de entrada igual a 10 V, o valor da tensão média de saída, em volts, será igual a

Alternativas
Comentários
  • Se o conversor é ideal, a potência de entrada é a mesma que a potência de saída (não há perdas).
    Logo: 2 x 10 = 10 x Vo. Vo=2V

    Sds

ID
549115
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O número decimal 1.000, expresso em outras bases numéricas, NÃO é

Alternativas
Comentários
  • A) 3E8|16

     3 x 162 = 3 x 256 = 768
    E x 161 = 14 x 16 = 224 
    8 x 160 = 8 x 1 = 8
    SOMA= 1000



    B) 1750|8

     1 x 83 = 1 x 512 = 512
    7 x 82 = 7 x 64 = 448
    5 x 81 = 5 x 8 = 40 
    0 x 80 = 0 x 1 = 0
    SOMA = 1000



    C)13200|5
     
    1 x 54 = 1 x 625 = 625
    3 x 53 = 3 x 125 = 375
    2 x 52 = 2 x 25 =50 
    0 x 51 = 0 x 1 =  0
    0 x 50 = 0 x 1 = 0
    SOMA = 1500



    D) 33220|4
    3 x 44 = 3 x  256= 768
    3 x 43 = 3 x  64= 192
    2 x 42 = 2 x 16 = 32
    2 x 41 = 2 x 1 =  8
    0 x 40 = 0 x 1 = 0
    SOMA = 1000



    E) 1111101000|2

    1          1          1         1      1       0      1    0     0    0
    512 + 256 + 128 + 64 + 32 + 16 + 8 + 4  + 2 + 1
    SOMA= 1000


  • Galera, Tempo é tudo... é preciso pensar em como resolver mais rápido uma questão como esta.

    Pegando o número da letra e, em binário, de 4 em 4 da direita pra esquerda vc acha o hexa, de 3 em 3 o octal, de 2 em 2 o de base 4 e bate tudo certinho, logo, letra C tá errado.

    Veja:

    1 111 101 000 = 1 7 5 0 >>>> Isto implica que os dois estão certos pois não existiria 2 questoes erradas...

    11 1110 1000 = 3 E 8 >>>> Logo letra a também tá ok

    11 11 10 10 00 = 3 3 2 2 0 >>>> Logo, letra D também tá ok.

    A única errada é letra C.


ID
549361
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Deseja-se transmitir, digitalmente, um sinal de vídeo cujo espectro é limitado à faixa de 0 a 4 MHz. Na conversão A/D desse sinal, utilizam-se um amostrador que opera na taxa de Nyquist e um codificador que gera na saída, para cada amostra na sua entrada, uma palavra binária de comprimento fixo igual a 12 bits. Para que a interferência entre símbolos (IES) no receptor seja desprezível, admite- -se que a largura de banda do canal deve ser, no mínimo, igual a 1 /Ts , onde Tsé o intervalo de sinalização na saída do modulador, ou, em outras palavras, o intervalo entre símbolos (sinais) gerados pelo modulador.
Dispondo-se de um canal com largura de banda de 25 MHz, o método de modulação que atende à condição para que a IES seja desprezível é o

Alternativas
Comentários
  • modulação de amplitude em quadratura (do inglês Quadrature Amplitude Modulation (QAM)) é utilizada em TV digital e outros sistemas que necessitam de alta taxa de transferência de informação.

     

    Resp: E


ID
559333
Banca
CESGRANRIO
Órgão
PETROQUÍMICA SUAPE
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A válvula de controle acionada exclusivamente por meio de um conversor eletromecânico e que requer sinais de entrada de baixa potência, para controle de vazão na faixa entre 0,3 e 2,0 litros por minuto, possui configuração geométrica do tipo

Alternativas

ID
569032
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um circuito combinacional que apresenta três entradas lógicas, F, G e H, tem sua saída Y = FGH + FGH + FGH + FGH dada pela função

A expressão simplificada de Y é

Alternativas
Comentários
  • Y=F'G'H'+F'GH'+F'G'H+F'GH

    Y=F'H'(G'+G)+F'H(G'+G)

    regra A'+A=1

    Y=F'H'+F'H

    Y=F'(H'+H)

    Y=F'

    D


ID
569035
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um número na base 2 ou base binária é assim representado 1001110010111101|2 .Este número convertido para a base

Alternativas

ID
569041
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em um processo industrial, o acionamento de uma determinada válvula, representada pela variável lógica V, está associado às condições de 3 (três) chaves representadas pelas variáveis C1 , C2 e C3 . A válvula V, em sua operação normal, está sempre aberta (V=1). Ela somente será fechada (V=0) quando as condições lógicas das chaves C1 C2 C3 estiverem, nesta ordem, iguais a 010 ou 011 ou 111.
A função booleana da válvula: V = f (C1 , C2 , C3 ) é dada por

Alternativas

ID
569050
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em um enlace de comunicação digital, a taxa de transmissão binária na saída do transmissor é de 1 Mbit/seg.
Nesse caso, o(a)

Alternativas

ID
569053
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sinal de áudio é amostrado com uma taxa de 44.000 amostras/seg, passa por um processo de quantização uniforme com 256 níveis, depois é codificado em PCM. Nessas condições, a taxa de bits, em kbit/seg, da sequência binária na saída do codificador é igual a

Alternativas
Comentários
  • 256 níveis = 2^8    ->  8bits

     44.000 amostras/seg * 8bits = 352kbps (letra C)


ID
569074
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

No processo de conversão A/D de sinais de voz em sistemas de telefonia, utiliza-se um circuito denominado de compressor, combinado com um quantizador uniforme, com a finalidade de

Alternativas

ID
569086
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sistema TDM realiza a multiplexação de 32 sinais digitais, cada qual com a taxa de 8Kbps. Considerando-se que o quadro contém apenas bits dos sinais multiplexados, a duração do bit desse sistema TDM, expressa em microssegundos, é, aproximadamente,

Alternativas
Comentários
  • 32 * 8kbps = 256kbps = 0,256Mbps

    0,256Mega-bits = 1segundo

    1 bit = x

    x = 3,9us (aproximadamente 4us)

    Resposta letra C


ID
569092
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em um sistema digital de telefonia celular, o canal é extremamente ruidoso e provoca vários tipos de interferência ao sinal transmitido. Além disso, ele apresenta alta latência, ou seja, o tempo de propagação entre transmissor e receptor é considerado relativamente alto. Nessas condições, a estratégia de controle de erros

Alternativas
Comentários
  • A) torna-se desnecessária. Errado. torna-se NECESSÁRIA. A estratégia de controle de erros é necessária em um canal extremamente ruidoso e que provoca vários tipos de interferência ao sinal transmitido. 

    B) mais apropriada para este sistema é a ARQ (Automatic Repeat Request). Errado. Já em sistemas ARQ, uma vez detectados esses erros, o receptor solicita ao transmissor que retransmita os pacotes afetados até que a transmissão seja recebida corretamente, sem erros. O que ocasiona um aumento na latência já alta.

    C) mais apropriada para este sistema é a ARQ (Automatic Repeat Request), sem envio de sinal de reconhecimento (acknowledgement) para o transmissor. Errado. O ARQ possui controle de fluxo baseado em feedback, portanto COM envio de sinal de reconhecimento (acknowledgement) para o transmissor.

    D) mais apropriada para este sistema é a ARQ (Automatic Repeat Request) com protocolo de controle de fluxo. Errado. O ARQ possui controle de fluxo baseado em feedback, nele o receptor envia de volta ao transmissor informações que permitam a ele enviar mais dados, ou pelo menos mostrem ao transmissor a situação real do receptor. O que ocasiona um aumento na latência já alta.

    E) mais apropriada para este sistema é a FEC (Forward Error Correction). Certo. A FEC é mais apropriada em canais como enlaces sem fios, que geram muitos erros, em que é melhor adicionar redundância suficiente a cada bloco para que o receptor seja capaz de descobrir qual era o bloco transmitido originalmente.

  • Forward Error Correction = correção posterior de erros (referente à correção de erros no destino).

    a) Errado. Se há extremo problema de ruído e latência, há a necessidade de poder corrigi-los.

    b) Errado. Se há muitos erros, no sistema ARQ (STOP-AND-WAIT), haverá constantes pedidos de retransmissão.

    c) Errado. No ARQ, o receptor confirma o recebimento ao transmissor.

    d) Errado. Novamente, no ARQ, seria custoso fazer constantes pedidos de retransmissão.

    e) Certo. Quando há muita latência e ruído, o ideal é que a correção possa ser feita no destino.

    Resposta: E

  • É MELHOR:

    RETRANSMITIR > QUANDO HOUVER POUCOS ERROS

    CORRIGIR > QUANDO HOUVER MUITOS ERROS

  • Gabarito: E

    ARQ - Automatic repeat request: (transmissor envia quadro para o receptor e receptor avisa que recebeu...)

    repetição como método de correcção de erro;

    o receptor confirma o recebimento ao transmissor;

    FEC - Forward error correction (correção posterior de erros):

    não é preciso retornar ao transmissor. Correção de erros no destino;

    apresenta mais processamento;

    enviar mais bits;

    cabeçalho é maior;

  • Claudio Silva | Direção Concursos

    10/05/2020 às 22:51

    A) torna-se desnecessária. Errado. torna-se NECESSÁRIA. A estratégia de controle de erros é necessária em um canal extremamente ruidoso e que provoca vários tipos de interferência ao sinal transmitido. 

    B) mais apropriada para este sistema é a ARQ (Automatic Repeat Request). Errado. Já em sistemas ARQ, uma vez detectados esses erros, o receptor solicita ao transmissor que retransmita os pacotes afetados até que a transmissão seja recebida corretamente, sem erros. O que ocasiona um aumento na latência já alta.

    C) mais apropriada para este sistema é a ARQ (Automatic Repeat Request), sem envio de sinal de reconhecimento (acknowledgement) para o transmissor. Errado. O ARQ possui controle de fluxo baseado em feedback, portanto COM envio de sinal de reconhecimento (acknowledgement) para o transmissor.

    D) mais apropriada para este sistema é a ARQ (Automatic Repeat Request) com protocolo de controle de fluxo. Errado. O ARQ possui controle de fluxo baseado em feedback, nele o receptor envia de volta ao transmissor informações que permitam a ele enviar mais dados, ou pelo menos mostrem ao transmissor a situação real do receptor. O que ocasiona um aumento na latência já alta.

    E) mais apropriada para este sistema é a FEC (Forward Error Correction). Certo. A FEC é mais apropriada em canais como enlaces sem fios, que geram muitos erros, em que é melhor adicionar redundância suficiente a cada bloco para que o receptor seja capaz de descobrir qual era o bloco transmitido originalmente.


ID
644236
Banca
CONSULPLAN
Órgão
INB
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale a alternativa abaixo que descreve as características operacionais do conversor chopper ou cortador:

Alternativas

ID
644239
Banca
CONSULPLAN
Órgão
INB
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale abaixo a alternativa correta:

Alternativas

ID
644242
Banca
CONSULPLAN
Órgão
INB
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

São chamados de biestáveis por terem dois estados lógicos estáveis:

Alternativas
Comentários
  • Um multivibrador biestável é um circuito que tem dois estados estáveis, em que, uma vez que o circuito for comutado permanecerá indefinidamente neste estado. O circuito pode ser comutado através de um sinal de entrada. Um exemplo de circuito biestável é o flip-flop.

    Letra C


ID
644251
Banca
CONSULPLAN
Órgão
INB
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

É sabido que em lógica digital existem os estados “0” e “1”. Porém, existe ainda:

Alternativas
Comentários
  • Em eletrônica digital, portas lógicas com saídas tri-state ou 3-state permitem a geração de valores de 0, 1 ou Z. Uma saída Z pode ser considerada como uma saída desconectada do resto do circuito, pois se apresenta em um estado de alta impedância. A intenção deste estado é permitir diversos circuitos a compartilharem da mesma linha ou barramento de dados, sem afetar umas as outras.


ID
644254
Banca
CONSULPLAN
Órgão
INB
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um tipo de saída, em lógica digital, conhecida como “coletor aberto” (open colector), é uma propriedade:

Alternativas
Comentários
  • gab C

    Os CI's baseados em TTL são feitos a partir de transistores bipolares


ID
660868
Banca
FCC
Órgão
TRE-CE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O maior número hexadecimal que pode ser representado usando 8 bits é

Alternativas
Comentários
  • LETRA E
    Números hexadecimais possuem base 16. A denominação hexa também é usada (hexa=6 e deci=10 indica a base 16). Cada número hexa pode ter um valor de 0 a 9 e de A a F. Cada número hexa representa quatro bits de dados binários;
    Assim vai gastar duas casas, e o maior número é o F, assim: FF

ID
660871
Banca
FCC
Órgão
TRE-CE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O parâmetro abaixo, com capacidade máxima, que a saída de uma porta lógica pode acionar outras com segurança é

Alternativas
Comentários
  • LETRA B

    Capacidade de Saída ( Fan-Out )

    Capacidade de saída, Fan-Out, é o número máximo de entradas de portas que podem ser acionadas pela saída de uma porta. Em outras palavras, é o número que expressa qual a quantidade máxima de blocos da mesma família que poderá ser conectada à saída .


ID
660874
Banca
FCC
Órgão
TRE-CE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Está correto o conceito em:

Alternativas
Comentários
  • LETRA A;
    A saída em coletor aberta, necesita deste resistor, exemplo para acender leds;
    Informações extras em: http://www.ebah.com.br/content/ABAAABPEsAK/familias-logicas

ID
730144
Banca
FCC
Órgão
TRF - 2ª REGIÃO
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

É possível implementar uma porta NOR de duas entradas usando necessariamente e apenas

Alternativas

ID
730171
Banca
FCC
Órgão
TRF - 2ª REGIÃO
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O manual do fabricante do circuito integrado TTL 74LS373, que é um latch de 8 bits, indica por meio da tabela de funções, que, quando a entrada output control encontra-se em nível H, as saídas Q0 a Q7 dos flip-flops encontram-se no estado Z, isto é, em

Alternativas

ID
759046
Banca
Marinha
Órgão
Quadro Complementar
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

De maneira bastante ampla, os circuitos digitais são divididos em: circuitos combinacionais e circuitos sequenciais. Classifique os dispositivos a seguir em C (Combinacionais) ou em S (Sequenciais) .

( ) CI Flip-Flop

( ) CI somador/subtrator

( ) CI Shift-register

( ) CI contador

( ) Porta lógica "OU-exclusivo" (XOR)

Assinale a opção que apresenta a sequência correta.

Alternativas

ID
791299
Banca
FCC
Órgão
MPE-PE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Os valores iniciais, em hexadecimal, dos registradores de funções especiais nos microntroladores da família 8051, são:

Alternativas

ID
800707
Banca
Exército
Órgão
EsFCEx
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A expressão lógica X + Y equivale a:

Alternativas

ID
827269
Banca
CESPE / CEBRASPE
Órgão
TJ-RO
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assumindo que A e B sejam variáveis binárias, assinale a opção correspondente à expressão booleana válida.

Alternativas
Comentários
  • A/*(B+A) = A/*B + A/*A = A/*B + 0 = A/*B

    Letra d
  • porque a letra A está errada??

  • A\+A = 1
    1+B = 1

  • Andrei, está errada pporque fica B+1. Por ser uma adição A + /A = 1


ID
836827
Banca
CESPE / CEBRASPE
Órgão
ANAC
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a conversores A/D e D/A e circuitos multiplex, julgue
os próximos itens.

Uma das especificações que devem ser consideradas no projeto e na utilização de um conversor A/D consiste na impedância de entrada.

Alternativas

ID
836830
Banca
CESPE / CEBRASPE
Órgão
ANAC
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a conversores A/D e D/A e circuitos multiplex, julgue
os próximos itens.

O custo dos conversores A/D é desprezível, comparado ao custo dos conversores D/A, em virtude de os circuitos associados a conversores A/D serem relativamente simples, tais como os circuitos acessíveis mediante multiplex analógico.

Alternativas
Comentários
  • GABARITO: ERRADO

     

    Os conversores A/D instantâneos, por exemplo, devido à velocidade de conversão mais alta e a quantidade de comparadores e resistores, são mais caros que os D/A.


ID
1090405
Banca
Aeronáutica
Órgão
CIAAR
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O erro resultante de uma conversão analógica para digital denomina-se:

Alternativas
Comentários
  • Erro de quantização


ID
1193398
Banca
CESPE / CEBRASPE
Órgão
STF
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue o  item   subsequente , relativo  à conversão analógica-digital e digital-analógica.


Em um conversor digital-analógico que utilize uma rede R-2R, a dependência da precisão do conversor relativamente à precisão dos resistores será muito maior que a de um conversor digital-analógico que utilize uma rede de resistores ponderados em que os valores dos resistores cresçam como uma série geométrica com razão 2.

Alternativas

ID
1193401
Banca
CESPE / CEBRASPE
Órgão
STF
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue o  item   subsequente , relativo  à conversão analógica-digital e digital-analógica.

Se um conversor analógico-digital tiver entrada analógica entre 0 V e 5 V e saída de 8 bits que formem números entre 0 e 255, então uma entrada de 2 V corresponderá à saída 102.

Alternativas
Comentários
  • Por regra de três 5 - 255

                             2  -  X     X=255*2 /5= 51*2=102 resposta correta 


ID
1208767
Banca
CESPE / CEBRASPE
Órgão
TJ-SE
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca de circuitos lógicos, julgue os itens a seguir.

Se uma porta lógica possuir fator de carga igual a oito, suportará em sua entrada, sem sofrer danos, uma tensão de até oito vezes o valor da tensão de nível lógico

Alternativas
Comentários
  • Fator de carga se refere à FAN-IN (Entrada) ou FAN-OUT (saída). Ambos tem a ver com corrente mínima ou máxima para discriminar os níveis lógicos.


ID
1208770
Banca
CESPE / CEBRASPE
Órgão
TJ-SE
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca de circuitos lógicos, julgue os itens a seguir.

Tanto a família TTL (Transistor-Transistor Logic) como a família ECL (Emitter-Coupled Logic) utilizam transistores bipolares em sua construção; no entanto, a família ECL possui maior velocidade de comutação em comparação com a família TTL.

Alternativas
Comentários
  • GABARITO CORRETO!

    .

    .

    ECL (Lógica Acoplada pelo Emissor): usa muitos transistores bipolares por porta. Nessa família é a corrente elétrica que carrega a informação e não a tensão, sendo este o inconveniente (é mais difícil medir corrente). Possui alta velocidade de comutação e é usada em integração pequena e média escala. Possuem alta velocidade e alto consumo de potência.

    Tempo de atraso: 3 ns, Fan-out = 25.

    TTL (Lógica Transistor-Transistor): utiliza transistor bipolar como elemento principal. Evoluiu da família DTL substituindo os diodos por transistores. É usada em circuitos de pequena e média integração. Apresenta boa imunidade ao ruído.

    Tempo de atraso = 10ns, Fan-out = 10. 


ID
1208773
Banca
CESPE / CEBRASPE
Órgão
TJ-SE
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca de circuitos lógicos, julgue os itens a seguir.

Os circuitos Schmitt-Triggers são utilizados para o acoplamento de dispositivos lentos e dispositivos rápidos. Esses circuitos deixam mais lentas as variações de um sinal rápido, permitindo, assim, o acoplamento de circuitos da família CMOS, mais rápidos, com circuitos da família TTL, geralmente mais lentos

Alternativas
Comentários
  • O circuito de gatilho Schmitt consiste de um "gatilho" ou "trigger" que mantém um valor de saída até que você veja variar o sinal de entrada tal que executar a mudança de estado. um amplificador operacional como um comparador com feedback positivo é normalmente utilizado

    http://www.instructables.com/id/Circuito-Schmitt-Trigger-a-Transistores-2N3904/


ID
1214743
Banca
CESPE / CEBRASPE
Órgão
Polícia Federal
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

No que se refere às características de circuitos eletrônicos analógicos e digitais, julgue os seguintes itens.

Na polarização de circuitos integrados lógicos das famílias TTL (transistor-transistor logic) e CMOS (complimentary metal-oxide-semiconductor), são geralmente empregadas fontes de tensão contínua de 10 V.

Alternativas
Comentários
  • Na família CMOS, os chips de fato podem ser polarizados com tensões de 10V, no entanto, os chips TTL são polarizados com tensões de no máximo 5V. Logo, a questão está errada.


ID
1236193
Banca
FUNCAB
Órgão
PRODAM-AM
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Na arquitetura TCP/ IP, o processo de Multiplexação/Demultiplexação, ocorre na camada:

Alternativas
Comentários
  • - Camada de Transporte = Controle de erros FIM-A-FIM(PONTA A PONTA). Imagine A para C, A para C. PDU = SEGMENTO, TPDU.

     - Multiplexação, Segmentação e Remontagem, Controle de Sequência FIM A FIM.

    GAB B


ID
1246525
Banca
UFMT
Órgão
UFMT
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O conversor analógico-digital é um dispositivo capaz de representar grandezas analógicas de forma digital. Numere os tipos de conversores na coluna de números de acordo com os métodos de conversão na coluna de parênteses.

1 - Integradores
2 - Não integradores

(   ) Contador
(   ) Dupla rampa
(   ) Sigma-delta
(   ) Aproximações sucessivas
(   ) Flash

Assinale a sequência correta.

Alternativas

ID
1246528
Banca
UFMT
Órgão
UFMT
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considere um sistema em que seja necessária a verificação da temperatura de um ambiente e o controle de um subsistema de aquecimento para manter a temperatura do ambiente dentro dos limites especificados (entre 300 °C e 350 °C). Assinale a alternativa que apresenta os elementos necessários para esse sistema em sua sequência de passagem de sinal.

Alternativas
Comentários
  • Transdutor, conversor analógico-digital, computador digital, conversor digital-analógico e acionador.

    Primeiro deve-se medir o sinal e envia-lo para ser computado. Em seguida deve-se fazer a atuação no meio para obter o controle de temperatura.


ID
1251127
Banca
VUNESP
Órgão
TJ-PA
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A função booleana Y = f(A, B, C) possui a tabela verdade

                        A       B      C      Y
                        0       0       0       1
                        0       0       1       1
                        0       1       0       1
                        0       1       1       0
                        1       0       0       0
                        1       0       1       0
                        1       1       0       1
                        1       1       1       0

Assinale a alternativa que apresenta corretamente essa função.

Alternativas
Comentários
  • Dessa vez a banca foi "boazinha" ela poderia ter colocado a resposta lá em ultimo, porém locou na letra A.

    Vamos a resolução:

    . = E/AND

    += OU/OR

    A partir disso realizaremos as operações:

    Y = A´ · B´ + B · C´

    A'B' A'.B'

    1 1 1

    1 1 1

    1 0 0

    1 0 0

    0 1 0

    0 1 0

    0 0 0

    0 0 0

    B C' B.C'

    0 1 0

    0 0 0

    1 1 1

    1 0 0

    0 1 0

    0 0 0

    1 1 1

    1 0 0

    A'.B' + B.C' = y

    1 0 1

    1 0 1

    0 1 1

    0 0 0

    0 0 0

    0 0 0

    0 1 1

    0 0 0


ID
1268611
Banca
IADES
Órgão
METRÔ-DF
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca das portas lógicas e da álgebra booleana, assinale a alternativa correta.

Alternativas
Comentários
  • a) Errada. (1+ qualquer coisa) = 1

    b) Errada. (0.Qualquer coisa) = 0

    c) Errada. Um inversor depois de uma porta and forma NAND.

    d) Correta 

    e) Errada.

    Teorema De Morgan aplicáveis a álgebra Booleana :

    O complemento do produto é igual a soma dos complementos individuais

    O complemento da soma é igual o produto dos complementos individuais.


ID
1295239
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um conversor analógico-digital de 12 bits, com faixa de entrada de 0 V a 10 V, foi utilizado em conjunto com um termômetro cuja saída varia linearmente entre 0 V e 1 V para uma faixa de temperatura compreendida entre 0 o C e 100 o C.

A resolução desse sistema, em o C, será de, aproximadamente,

Alternativas

ID
1295794
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sejam A, B e C números de 8 bits representados sem sinal (0 a 255). Sejam A,B e C os números que representam os respectivos complementos de A, B e C.

A soma A+B+C

Alternativas
Comentários
  • Convenciona-se usar () para o número complementar para A, B e C. Ou seja, aquele cuja resultado da soma é 255. Logo:

    Supor que os números A, B e C são, respectivamente: 0, 1 e 2.

    A (A)    B (B)  C (C)

    0  255  1  254  2  253 

    A soma (A)+(B)+(C) = 762;

    Observando-se as respostas, 765 - A - B - C = 762.  Resposta E.


ID
1295815
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

mov AX,20F0h
mov AH,80h
add AL,30h
dec AH


Sejam AH e AL, respectivamente, os bytes mais e menos significativos do acumulador AX.

O valor de AX portanto, ao final da execução das instruções acima, é

Alternativas
Comentários
  • Temos aqui Registradores. Utilizando linguagem Assembly.

    mov AX,20F0h    # Move-se 20F0h para dentro do registrador AX. AX = 20F0h  ;  AH = 20h   e  AL = F0h
    mov AH,80h        # Substitui o valor antigo por 80h para dentro do registrador AH.  AX = 80F0h pois, AH agora é 80h    e  AL = F0h
    add AL,30h     # Adiciona 30h a AL AX = 8020h.  pois  AH= 80h  e AL tinha F0h agora tem F0h + 30h = 120h. ( só pode 2 dígitos); AL=20h
    dec AH                # Decremente o AH de 1. AX = 7F20h. Pois AH = 80 - 1.  AH = 7Fh e o AL = 20h.

    AX=7F20h

    Resp: D


ID
1348729
Banca
CESPE / CEBRASPE
Órgão
INMETRO
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considere um conversor digital-analógico (DAC) de 8 bits que tenha tensão de referência de 10 V. Nesse conversor , para que a tensão de saída desse conversor seja de 7,5 V, a entrada de dados deverá receber a palavra binária

Alternativas
Comentários
  • Até entendo a questão, porém dos 256 níveis, o nível 0 também deve ser contado, ou seja, sobram 255 níveis para os demais valores =/= 0.

    Logo, 7,5 seria o equivalente a 191,25 (DEC), mais proximo da alternativa C.

  • 2^8 = 256 níveis 

    7.5 * 256/10 = 192

    192 = 11000000


ID
1362214
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Uma função de variáveis lógicas W = f ( X,Y,Z ) é assim definida com a soma de mintermos:

W= XYZ + XYZ + X YZ + XYZ + XYZ + XYZ

A expressão simplificada de W é

Alternativas
Comentários
  • W=YZ´(X´+X)+X`Z(Y`+Y)+XZ(Y+Y`)

    Lembrando que:

    (Ā+A) = 1

    W=YZ´+X`Z+XZ

    W=YZ`+Z(X`+X)

    W=YZ`+Z

    aplicando outra regra (BĀ+A) = A + B

    W = Y + Z


ID
1375456
Banca
CESPE / CEBRASPE
Órgão
SEGESP-AL
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

No que se refere às eletrônicas analógica, digital e de potência, julgue os itens de subsequentes.

O flip-flop JK é um flip-flop SR aprimorado, sem o uso de realimentação

Alternativas
Comentários
  • O aprimoramento do flip-flop JK é não ter a condição proibida existente no RS (S = R = 1).

  • Realimentação regenerativa que é características de TODOS os latches e flip-flops.


ID
1388836
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A engenharia de comunicação visa a transmitir sinais de um ponto para outro através de um canal. Esses canais podem ser linhas de transmissão — o espaço aberto livre para irradiação do sinal de rádio e TV —, uma linha telefônica ou uma fibra ótica, entre outros. Como o sinal tem uma banda bem menor que a do canal, não é lógico nem economicamente viável, usar-se um canal para transmitir um único sinal. Para evitar interferências que invalidariam a recuperação do sinal no receptor, não se transmite, diretamente, mais de um sinal em um canal, concomitantemente.

Há, porém, uma técnica ou equipamento mais adequado para transmitir, em um mesmo canal, mais de um sinal, simultaneamente, evitando os problemas mencionados, que é a(o)

Alternativas

ID
1388950
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sejam AH e AL as partes alta e baixa de 8 bits, respectivamente, do registrador AX de 16 bits.

MOV AH,20h
MOV AL,80h
ADD AL,AH
MOVSX AX,AL
ADD AL,AH
MOVZX AX,AL


Sabendo-se que a instrução MOVSX realiza uma cópia com extensão de sinal e a MOVZX realiza uma cópia com extensão de zeros, a execução do código listado acima faz com que AX termine com o valor

Alternativas
Comentários
  • Resultado linha a linha

    AH = 20h

    AL =  80h

    AL = 20h+80h = A0h

    AX= FFA0h

    AL = A0h + FFh = 9Fh

    AX = 009Fh

     

     


ID
1425688
Banca
CESPE / CEBRASPE
Órgão
MPU
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando as tecnologias e os processos envolvidos na construção e na utilização de dispositivos e circuitos eletrônicos, julgue o  item  a seguir.

O produto velocidade-potência de uma porta lógica, obtido pela multiplicação do atraso de propagação pela potência dissipada, é utilizado para comparar o desempenho entre famílias de circuitos integrados.

Alternativas

ID
1425691
Banca
CESPE / CEBRASPE
Órgão
MPU
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando as tecnologias e os processos envolvidos na construção e na utilização de dispositivos e circuitos eletrônicos, julgue o  item  a seguir.

A resolução de um conversor D/A é a maior alteração que pode ocorrer na saída analógica como resultado de uma mudança na entrada digital, ou seja, a alteração corresponde à saída de fundo de escala.

Alternativas
Comentários
  • Resolução é a MENOR variação na saída analógica em função de uma mudança na entrada.


ID
1425694
Banca
CESPE / CEBRASPE
Órgão
MPU
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando as tecnologias e os processos envolvidos na construção e na utilização de dispositivos e circuitos eletrônicos, julgue o  item  a seguir.

As entradas PRESET e CLEAR de um flip-flop JK não podem assumir o valor zero simultaneamente. Já o flip-flop T é um JK que possui as entradas J e K curto-circuitadas.

Alternativas
Comentários
  • As entradas PRESET e CLEAR de um flip-flop JK não podem assumir o valor zero simultaneamente (CORRETO)

    Já o flip-flop T é um JK que possui as entradas J e K curto-circuitadas. (para mim, esta parte está INCOMPLETA)

     

    O "T" (de "toggle") indica que o FF deve comutar sua saída, porém as entradas JK devem estar curto-circuitadas em 1. Caso estejam em 0 ele não altera o estado anterior.

  • Creio que a intenção do examinador ao falar que as entradas estão curto-circuitatas é dizer que elas estão ligadas uma a outra.


ID
1473940
Banca
CESPE / CEBRASPE
Órgão
Polícia Federal
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um motor de indução trifásico utilizado em uma aplicação comercial possui potência nominal de 100 kVA e tensão de linha de 1 kV. A corrente de partida desse motor é sete vezes a corrente nominal e permanece nesse valor durante 5 segundos, até o motor atingir o regime permanente.

Com base nessas informações, julgue o item subsecutivo.

Motores de indução podem ser alimentados por conversores, com vistas à redução da corrente de partida. Conversores CC-CA de onda quadrada, conversores de onda quadrada modificada e conversores de modulação por largura de pulso apresentam, nessa ordem, componentes harmônicas crescentes na forma de onda da tensão gerada.

Alternativas
Comentários
  • Decescente.


ID
1588978
Banca
Aeronáutica
Órgão
CIAAR
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Na equação X = (3FF – 3458) + 101010112, o valor de x é

Alternativas

ID
1589089
Banca
Aeronáutica
Órgão
CIAAR
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Os flip-flops são circuitos biestáveis muito versáteis na eletrônica digital por oferecerem várias topologias, cada qual com sua particularidade. De acordo com suas características, analise as afirmativas.


l. Flip-flop JK: sua saída é chaveada quando as entradas J = K = 1.

ll. Flip-flop D: utiliza um flip-flop tipo JK, porém, com as entradas conectadas juntas, resultando numa única entrada, denominada entrada D.

lll. Flip-flop T: utiliza um flip-flop tipo JK com as entradas J e K conectadas a um inversor, de forma que quando J = 1, K = 0 e vice-versa, resultando numa única entrada, denominada de entrada T.

lV. Flip-flop RS: este tipo é o mais simples, base para outros tipos como o JK.


Estão corretas somente as afirmativas

Alternativas

ID
1589545
Banca
FCC
Órgão
DPE-SP
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sobre redes lógicas, analise as proposições abaixo.


I. Os repetidores são dispositivos que concentram e distribuem os cabos dos computadores ligados a uma rede lógica.

II. O cabo de par trançado com conectores RJ45 do tipo cross-over tem de um lado a pinagem de acordo com a norma EIA/TIA 568A e do outro de acordo com a norma EIA/TIA 568B.

III. Na topologia estrela, os computadores estão ligados em série por cabo coaxial de 50 Ω.


Está correto o que se afirma APENAS em 

Alternativas

ID
1589548
Banca
FCC
Órgão
DPE-SP
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A operação matemática (B5)16 – (00111001)2 resulta, no sistema decimal, no valor:

Alternativas

ID
1640128
Banca
CESPE / CEBRASPE
Órgão
DPF
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando um conversor analógico/digital ideal de 6 bits, com faixa dinâmica de entrada de 10 V e quantização por arredondamento, julgue o próximo item.

Se, em vez do conversor analógico/digital de 6 bits, fosse utilizado um conversor de 8 bits com a mesma faixa dinâmica, a relação sinal/ruído de quantização SQNR (signal-to-quantization-noise ratio) aumentaria em aproximadamente 12 dB.

Alternativas
Comentários
  • Se prova matematicamente que a máxima relação sinal/ruído de quantização possível é da ordem de:  S/N max = 6n , onde n é o numero de bits.

    Por ex.  8 bits : S/N de quantização max = 48 dB
                16 bits : S/N de quantização max = 96 dB

     

    NO CASO DA QUESTÃO: Ela fala que foi de 6 bits para 8 bits, ou seja, aumentou 2 bits. Mostrando que aumentou mesmo 12dB de acordo com a fórmula.

  • Se você dividir 10v/2^6bits= 0,156mv aprox

    Se você dividir 10v/2^8bits= 0,039mv aprox, arredondando fica 0,04mv

    Se a cada 3dB você dobra o sinal, se você fizer isso por 4 vezes você encontrará o valor aproximado, então a afirmativa está correta.

  • SQNR=1,76+6,02*N   onde N é o nº de bits de quantização

     

     

    SQNR1=1,76+6,02*6

    SQNR2=1.76+6.02*8=1,76+6,02*6+6,02*2

    SQNR2-SQNR1=6,02*2=12,04


ID
1640131
Banca
CESPE / CEBRASPE
Órgão
DPF
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando um conversor analógico/digital ideal de 6 bits, com faixa dinâmica de entrada de 10 V e quantização por arredondamento, julgue o próximo item.

Antes de realizar a conversão de um sinal analógico para digital, recomenda-se passar o sinal por um filtro passa-baixas com frequência de corte igual à frequência de amostragem do conversor.

Alternativas
Comentários
  • Conforme a teoria de Nyquest a taxa de amostragem deve ser no minimo duas vezes que a maior frequencia do sinal .

  • A frequência de amostragem é 2.B ---> B=Banda

    A frequência de corte é a própia banda (sinal), logo a amostragem é 2 vezes a frequência de corte.


ID
1640134
Banca
CESPE / CEBRASPE
Órgão
DPF
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando um conversor analógico/digital ideal de 6 bits, com faixa dinâmica de entrada de 10 V e quantização por arredondamento, julgue o próximo item.

A resolução desse conversor é de 5/3 V.

Alternativas
Comentários
  • Resolução = 10/(2^6 - 1) = 0,1587

  • Camila acho que não tem esse -1 não.. acho que seria RES=V(tensão do conversor)/2^n (sendo n= ao número do bits do conversor).

    Ficando RES=10/2^6 = 10/64 *SIMPLIFICANDO* = 5/32

     

    GABARITO: ERRADO

  • Geralmente, para um DAC ou ADC de N bits, o número de níveis diferentes é 2^N, e o número de degraus é 2(^N) – 1.

    resolução = K = Afs/(2(^N) – 1)

    onde Afs é a saída de fundo de escala analógica e N é o número de bits.

    Sistemas Digitais Princípios e Aplicações. 11ª Ed. Tocci and Widmer. p. 633.


ID
1640137
Banca
CESPE / CEBRASPE
Órgão
DPF
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando um conversor analógico/digital ideal de 6 bits, com faixa dinâmica de entrada de 10 V e quantização por arredondamento, julgue o próximo item.

A média do erro de quantização do conversor em apreço é igual à metade de sua resolução.

Alternativas
Comentários
  • Erro de quantização (Eq): erro intrínseco ao processo de conversão A/D pela discretização dos níveis de tensão de entrada na etapa de comparação. Varia em função da tensão de entrada e possui valores de pico dados por:

    Eq=+- V(referência)/2^n+1 = q/2                     onde q= V(referência)/2^n

    Em geral o erro de quantização é expresso em valor eficaz (VRMS):

    Eq[RMS] = q / 2raiz3

    GABARITO ERRADO

     

  • Seja X a resolução do conversor. Com quantização por arredondamento, o erro de quantização é um sinal cujas amostras podem assumir valores entre -X/2 e +X/2. Contudo, a componente DC desse sinal é nulo, isto é, o valor médio é zero. Portanto, o item está de fato errado. O erro seria X/2 somente se o item tratasse da média do erro retificado (ou absoluto), ou se a questão tratasse de um quantizador por truncamento, o que não é o caso.

  • Erro de Quantização = V/2^(N+1) = 10/128

    Resolução = V/(2^N - 1) = 10/63

    Então 10/63 * 1/2 = 10/126


ID
1645093
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca das características e especificações dos sensores digitais e analógicos e dos motores elétricos, julgue o item a seguir.


Definem-se como faixa (range) todos os níveis de amplitude da grandeza física nos quais o sensor pode operar dentro da precisão especificada; por sua vez, span é a diferença algébrica entre o valor superior e o inferior da faixa de medição do instrumento. Por exemplo, um termômetro com range de 100 °C a 250 °C possui span igual a 150 °C.

Alternativas