SóProvas



Questões de Álgebra Booleana e Circuitos Lógicos em Engenharia Eletrônica


ID
5716
Banca
CESGRANRIO
Órgão
EPE
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Se A = 10100101, B = 00001111, C = 01101101 e D = 11110000, então, o resultado da expressão booleana ((A AND B) XOR (C OR D)) é:

Alternativas
Comentários
  • A = 10100101 and
    B = 00001111
    _______________
    00000101

    C = 01101101 OR
    D = 11110000
    _______________

    11111101

    ((A AND B) XOR (C OR D))

    00000101
    11111101
    ___________

    11111000

    Letra E

  • Por favor, alguém poderia explicar melhor essas contas?

    Eu não entendi... : (

  •  Paulo

    Vou tentar com as minhas palavras, mas espero que alguém com mais técnica possa fazer melhor. É lógica pura.

    1º (A AND B): soma o primeiro algarismo do A com o primeiro do B, o segundo do A com o segundo do B,,,,,, e assim todos. Quando é AND, 1 + 0 e 0 + 0 é igual a 0, é falso. Só quando dá 1 + 1 é verdadeiro e dá como resultado 1. 

    2º (C OR D): Só é falso quando ambos os algarismos forem falsos. Isto quer dizer que zero + zero = zero, por isso o penultimo algarismo da expressão dá zero.

    3º XOR : soma o primeiro resultado mais o segundo, invertendo o OR, ou seja, quando ambos são verdadeiros, o resultado é falso. Então 1 + 1 e 0 + 0,  o resultado é zero.

    Se tu for nas funções do excel ele explica cada uma delas, AND, OR, NÃO.

     
  • Para resolver essa questão tem que saber a tabela-verdade do AND, OR e XOR.

    Resumo das lógicas das operações:
    AND -> é 1 somente quando os dois bits são 1. Para os outros casos usa 0.
    OR ->   é 0 somente quando os dois bits são 0. Para os outros casos usa 1.
    XOR -> é 1 somente quando os dois bits são diferentes. Para os outros casos (bits iguais) usa 0.
  • Ronaldo, Kaki e Nani.... cada comentário de vocês foi de extrema importância para o meu aprendizado ....  e com certeza para muitos outros que passarem por aqui....muito obrigado!!!!

ID
64618
Banca
CESPE / CEBRASPE
Órgão
INSS
Ano
2008
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A respeito de circuitos digitais e circuitos lógicos, julgue os itens
a seguir.

Considere as variáveis booleanas A, B e C. A expressão booleana mínima, na forma soma de produtos, equivalente a (A + B).(A + C) é (A + BC).

Alternativas
Comentários
  • (A+B).(A+C) = (A+BC), pela Lei Distributiva, temos X(Y+Z) = XY + XZ, logo: AA + AC + AB + BC, pela Lei idempotente, temos XX = X, logo:A + AC + AB + BC, pela Lei de Absorção temos X + XY = X, logo:A + AB + BC, utilizando a mesma Lei de Absorção:A + BC
  • Utilizei tabela verdade para confirmar que as duas expressões são equivalentes.

     

    A   B   C   A+B   A+C   (A+B).(A+C)   BC    A+BC

    V   V   V      V       V                     V      V           V

    V   V   F      V       V                     V      F           V

    V   F   V      V       V                     V      F           V

    V   F   F      V       V                     V      F           V

    F   V   V      V       V                     V      V           V

    F   V   F      V       F                     F       F           F

    F   F   V      F       V                     F       F           F

    F   F   F      F       F                      F       F           F


ID
192568
Banca
FCC
Órgão
TRE-RS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A expressão da porta lógica NAND de duas entradas é

Alternativas

ID
197779
Banca
CESPE / CEBRASPE
Órgão
MS
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sistema digital pode ser definido como um conjunto
de componentes conectados para processar informação em forma
digital. Os componentes básicos utilizados na construção de
sistemas digitais são dispositivos eletrônicos que vão de circuitos
biestáveis a computadores completos. As ligações entre esses
componentes eletrônicos são conexões físicas, por meio das quais
a informação digital pode ser transmitida. O número de
elementos pode chegar a milhares de componentes. Quanto mais
componentes são necessários para a realização de um sistema
digital, mais complexo ele é e mais difícil se torna entender seu
funcionamento ou projetá-lo.

A partir do texto acima, julgue os itens subsequentes.

Uma álgebra booleana é uma álgebra (B; &, +, ~ ; 0, 1) constituída por um conjunto B (que contém pelo menos os dois elementos 0 e 1) juntamente com três operações, o produto booleano (&), a soma booleana (+) e o complemento (~), definidas no conjunto, tal que para quaisquer elementos x, y e z de B, x&y, x+y e ~z pertencem a B.

Alternativas

ID
210745
Banca
VUNESP
Órgão
CETESB
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Qual é a tabela-verdade correta para uma porta lógica tipo OU com entradas A e B e saída C?

Alternativas
Comentários
  • e)

    A operação OU só resulta em 0 se ambos inputs forem 0. Basta que um deles seja 1 para output ser 1.


ID
224806
Banca
FCC
Órgão
METRÔ-SP
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Quantas portas NAND de duas entradas são necessárias e suficientes para implementar uma porta NOR de duas entradas?

Alternativas
Comentários
  • temos:
    entrada  saída série   saída and invertida   
     A    B        (AND)                (NAND)
      0   0          A*B    0                  1
      0   1          A*B    0                  1
      1   0          A*B    0                  1
      1   1          A*B    1                  0

    precisamos:    entrada      saída paralela      saída OR invertida
                                A    B        (OR)                        (NOR)
                                0   0          A+ B     1                       0      
                                0   1          A +B     1                       0
                                1   0          A+ B     1                       0
                                1   1          A+ B     0                       1

    solução:juntando as duas entradas da porta NAND conseguimos um inversor.
                 fazendo o curto acima na porta NAND conseguimos                            :             B
                 entrando o resultado dos inversores acima em outra porta NAND conseguimos:   A+ B (através da lei de Morgan) ou seja, OR,
                 entrando a sequência A+ B   em outro inversor temos A+( Nor)

  • Dois para inverter A e B

    Um para fazer a junção de A' e B'

    Um para inverter a saída


ID
248209
Banca
FCC
Órgão
TRT - 8ª Região (PA e AP)
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Quantas portas NOR de duas entradas são necessárias e suficientes para implementar uma porta AND de duas entradas?

Alternativas
Comentários
  • Duas portas NORS serviram para obter A negado e B negado, depois é só conectar essas duas variáveis na entrada de uma porta NOR e através do teorema de DeMorgan obteremos a porta AND com três portas NOR


ID
324523
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a circuitos lógicos digitais, julgue os seguintes itens.

Circuitos lógicos combinacionais caracterizam-se pelo fato da saída do circuito em qualquer instante de tempo depender exclusivamente dos níveis lógicos presentes nas entradas do circuito neste instante de tempo. Já os circuitos lógicos sequenciais possuem suas saídas como função das entradas e das informações armazenadas em sua memória.

Alternativas

ID
330796
Banca
CESPE / CEBRASPE
Órgão
TRT - 21ª Região (RN)
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação a tecnologias CMOS de fabricação de circuito integrados, julgue o item seguinte.

As portas CMOS utilizam transistores PMOS em combinação com transistores NMOS. Como esses dois tipos de transistores possuem características diferentes, é comum que os transistores PMOS e NMOS tenham dimensões distintas, de forma a compensar efeitos dessa diferença.

Alternativas

ID
545635
Banca
FCC
Órgão
INFRAERO
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Para implementar uma porta EXCLUSIVE-OR de duas entradas são necessárias e suficientes

Alternativas
Comentários
  • Duas portas NANDS são utilizadas para conseguir A negado e B negado. Outras duas portas NANDS são utilizadas tentando com entradas A negado e B e a outra com A e B negado, por último, a quinta por NAND é alimentada pelo resultados das duas portas NANDS anteriormente mencionadas. Isso feito, é só fazer a simplificação através do teorema de DeMorgan para ser obter a porta EXCLUSIVE OR


ID
569032
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um circuito combinacional que apresenta três entradas lógicas, F, G e H, tem sua saída Y = FGH + FGH + FGH + FGH dada pela função

A expressão simplificada de Y é

Alternativas
Comentários
  • Y=F'G'H'+F'GH'+F'G'H+F'GH

    Y=F'H'(G'+G)+F'H(G'+G)

    regra A'+A=1

    Y=F'H'+F'H

    Y=F'(H'+H)

    Y=F'

    D


ID
569041
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em um processo industrial, o acionamento de uma determinada válvula, representada pela variável lógica V, está associado às condições de 3 (três) chaves representadas pelas variáveis C1 , C2 e C3 . A válvula V, em sua operação normal, está sempre aberta (V=1). Ela somente será fechada (V=0) quando as condições lógicas das chaves C1 C2 C3 estiverem, nesta ordem, iguais a 010 ou 011 ou 111.
A função booleana da válvula: V = f (C1 , C2 , C3 ) é dada por

Alternativas

ID
569092
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em um sistema digital de telefonia celular, o canal é extremamente ruidoso e provoca vários tipos de interferência ao sinal transmitido. Além disso, ele apresenta alta latência, ou seja, o tempo de propagação entre transmissor e receptor é considerado relativamente alto. Nessas condições, a estratégia de controle de erros

Alternativas
Comentários
  • A) torna-se desnecessária. Errado. torna-se NECESSÁRIA. A estratégia de controle de erros é necessária em um canal extremamente ruidoso e que provoca vários tipos de interferência ao sinal transmitido. 

    B) mais apropriada para este sistema é a ARQ (Automatic Repeat Request). Errado. Já em sistemas ARQ, uma vez detectados esses erros, o receptor solicita ao transmissor que retransmita os pacotes afetados até que a transmissão seja recebida corretamente, sem erros. O que ocasiona um aumento na latência já alta.

    C) mais apropriada para este sistema é a ARQ (Automatic Repeat Request), sem envio de sinal de reconhecimento (acknowledgement) para o transmissor. Errado. O ARQ possui controle de fluxo baseado em feedback, portanto COM envio de sinal de reconhecimento (acknowledgement) para o transmissor.

    D) mais apropriada para este sistema é a ARQ (Automatic Repeat Request) com protocolo de controle de fluxo. Errado. O ARQ possui controle de fluxo baseado em feedback, nele o receptor envia de volta ao transmissor informações que permitam a ele enviar mais dados, ou pelo menos mostrem ao transmissor a situação real do receptor. O que ocasiona um aumento na latência já alta.

    E) mais apropriada para este sistema é a FEC (Forward Error Correction). Certo. A FEC é mais apropriada em canais como enlaces sem fios, que geram muitos erros, em que é melhor adicionar redundância suficiente a cada bloco para que o receptor seja capaz de descobrir qual era o bloco transmitido originalmente.

  • Forward Error Correction = correção posterior de erros (referente à correção de erros no destino).

    a) Errado. Se há extremo problema de ruído e latência, há a necessidade de poder corrigi-los.

    b) Errado. Se há muitos erros, no sistema ARQ (STOP-AND-WAIT), haverá constantes pedidos de retransmissão.

    c) Errado. No ARQ, o receptor confirma o recebimento ao transmissor.

    d) Errado. Novamente, no ARQ, seria custoso fazer constantes pedidos de retransmissão.

    e) Certo. Quando há muita latência e ruído, o ideal é que a correção possa ser feita no destino.

    Resposta: E

  • É MELHOR:

    RETRANSMITIR > QUANDO HOUVER POUCOS ERROS

    CORRIGIR > QUANDO HOUVER MUITOS ERROS

  • Gabarito: E

    ARQ - Automatic repeat request: (transmissor envia quadro para o receptor e receptor avisa que recebeu...)

    repetição como método de correcção de erro;

    o receptor confirma o recebimento ao transmissor;

    FEC - Forward error correction (correção posterior de erros):

    não é preciso retornar ao transmissor. Correção de erros no destino;

    apresenta mais processamento;

    enviar mais bits;

    cabeçalho é maior;

  • Claudio Silva | Direção Concursos

    10/05/2020 às 22:51

    A) torna-se desnecessária. Errado. torna-se NECESSÁRIA. A estratégia de controle de erros é necessária em um canal extremamente ruidoso e que provoca vários tipos de interferência ao sinal transmitido. 

    B) mais apropriada para este sistema é a ARQ (Automatic Repeat Request). Errado. Já em sistemas ARQ, uma vez detectados esses erros, o receptor solicita ao transmissor que retransmita os pacotes afetados até que a transmissão seja recebida corretamente, sem erros. O que ocasiona um aumento na latência já alta.

    C) mais apropriada para este sistema é a ARQ (Automatic Repeat Request), sem envio de sinal de reconhecimento (acknowledgement) para o transmissor. Errado. O ARQ possui controle de fluxo baseado em feedback, portanto COM envio de sinal de reconhecimento (acknowledgement) para o transmissor.

    D) mais apropriada para este sistema é a ARQ (Automatic Repeat Request) com protocolo de controle de fluxo. Errado. O ARQ possui controle de fluxo baseado em feedback, nele o receptor envia de volta ao transmissor informações que permitam a ele enviar mais dados, ou pelo menos mostrem ao transmissor a situação real do receptor. O que ocasiona um aumento na latência já alta.

    E) mais apropriada para este sistema é a FEC (Forward Error Correction). Certo. A FEC é mais apropriada em canais como enlaces sem fios, que geram muitos erros, em que é melhor adicionar redundância suficiente a cada bloco para que o receptor seja capaz de descobrir qual era o bloco transmitido originalmente.


ID
644239
Banca
CONSULPLAN
Órgão
INB
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale abaixo a alternativa correta:

Alternativas

ID
644251
Banca
CONSULPLAN
Órgão
INB
Ano
2006
Provas
Disciplina
Engenharia Eletrônica
Assuntos

É sabido que em lógica digital existem os estados “0” e “1”. Porém, existe ainda:

Alternativas
Comentários
  • Em eletrônica digital, portas lógicas com saídas tri-state ou 3-state permitem a geração de valores de 0, 1 ou Z. Uma saída Z pode ser considerada como uma saída desconectada do resto do circuito, pois se apresenta em um estado de alta impedância. A intenção deste estado é permitir diversos circuitos a compartilharem da mesma linha ou barramento de dados, sem afetar umas as outras.


ID
660871
Banca
FCC
Órgão
TRE-CE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O parâmetro abaixo, com capacidade máxima, que a saída de uma porta lógica pode acionar outras com segurança é

Alternativas
Comentários
  • LETRA B

    Capacidade de Saída ( Fan-Out )

    Capacidade de saída, Fan-Out, é o número máximo de entradas de portas que podem ser acionadas pela saída de uma porta. Em outras palavras, é o número que expressa qual a quantidade máxima de blocos da mesma família que poderá ser conectada à saída .


ID
660874
Banca
FCC
Órgão
TRE-CE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Está correto o conceito em:

Alternativas
Comentários
  • LETRA A;
    A saída em coletor aberta, necesita deste resistor, exemplo para acender leds;
    Informações extras em: http://www.ebah.com.br/content/ABAAABPEsAK/familias-logicas

ID
730144
Banca
FCC
Órgão
TRF - 2ª REGIÃO
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

É possível implementar uma porta NOR de duas entradas usando necessariamente e apenas

Alternativas

ID
800707
Banca
Exército
Órgão
EsFCEx
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A expressão lógica X + Y equivale a:

Alternativas

ID
827269
Banca
CESPE / CEBRASPE
Órgão
TJ-RO
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assumindo que A e B sejam variáveis binárias, assinale a opção correspondente à expressão booleana válida.

Alternativas
Comentários
  • A/*(B+A) = A/*B + A/*A = A/*B + 0 = A/*B

    Letra d
  • porque a letra A está errada??

  • A\+A = 1
    1+B = 1

  • Andrei, está errada pporque fica B+1. Por ser uma adição A + /A = 1


ID
1208767
Banca
CESPE / CEBRASPE
Órgão
TJ-SE
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca de circuitos lógicos, julgue os itens a seguir.

Se uma porta lógica possuir fator de carga igual a oito, suportará em sua entrada, sem sofrer danos, uma tensão de até oito vezes o valor da tensão de nível lógico

Alternativas
Comentários
  • Fator de carga se refere à FAN-IN (Entrada) ou FAN-OUT (saída). Ambos tem a ver com corrente mínima ou máxima para discriminar os níveis lógicos.


ID
1208770
Banca
CESPE / CEBRASPE
Órgão
TJ-SE
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca de circuitos lógicos, julgue os itens a seguir.

Tanto a família TTL (Transistor-Transistor Logic) como a família ECL (Emitter-Coupled Logic) utilizam transistores bipolares em sua construção; no entanto, a família ECL possui maior velocidade de comutação em comparação com a família TTL.

Alternativas
Comentários
  • GABARITO CORRETO!

    .

    .

    ECL (Lógica Acoplada pelo Emissor): usa muitos transistores bipolares por porta. Nessa família é a corrente elétrica que carrega a informação e não a tensão, sendo este o inconveniente (é mais difícil medir corrente). Possui alta velocidade de comutação e é usada em integração pequena e média escala. Possuem alta velocidade e alto consumo de potência.

    Tempo de atraso: 3 ns, Fan-out = 25.

    TTL (Lógica Transistor-Transistor): utiliza transistor bipolar como elemento principal. Evoluiu da família DTL substituindo os diodos por transistores. É usada em circuitos de pequena e média integração. Apresenta boa imunidade ao ruído.

    Tempo de atraso = 10ns, Fan-out = 10. 


ID
1208773
Banca
CESPE / CEBRASPE
Órgão
TJ-SE
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca de circuitos lógicos, julgue os itens a seguir.

Os circuitos Schmitt-Triggers são utilizados para o acoplamento de dispositivos lentos e dispositivos rápidos. Esses circuitos deixam mais lentas as variações de um sinal rápido, permitindo, assim, o acoplamento de circuitos da família CMOS, mais rápidos, com circuitos da família TTL, geralmente mais lentos

Alternativas
Comentários
  • O circuito de gatilho Schmitt consiste de um "gatilho" ou "trigger" que mantém um valor de saída até que você veja variar o sinal de entrada tal que executar a mudança de estado. um amplificador operacional como um comparador com feedback positivo é normalmente utilizado

    http://www.instructables.com/id/Circuito-Schmitt-Trigger-a-Transistores-2N3904/


ID
1214743
Banca
CESPE / CEBRASPE
Órgão
Polícia Federal
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

No que se refere às características de circuitos eletrônicos analógicos e digitais, julgue os seguintes itens.

Na polarização de circuitos integrados lógicos das famílias TTL (transistor-transistor logic) e CMOS (complimentary metal-oxide-semiconductor), são geralmente empregadas fontes de tensão contínua de 10 V.

Alternativas
Comentários
  • Na família CMOS, os chips de fato podem ser polarizados com tensões de 10V, no entanto, os chips TTL são polarizados com tensões de no máximo 5V. Logo, a questão está errada.


ID
1251127
Banca
VUNESP
Órgão
TJ-PA
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A função booleana Y = f(A, B, C) possui a tabela verdade

                        A       B      C      Y
                        0       0       0       1
                        0       0       1       1
                        0       1       0       1
                        0       1       1       0
                        1       0       0       0
                        1       0       1       0
                        1       1       0       1
                        1       1       1       0

Assinale a alternativa que apresenta corretamente essa função.

Alternativas
Comentários
  • Dessa vez a banca foi "boazinha" ela poderia ter colocado a resposta lá em ultimo, porém locou na letra A.

    Vamos a resolução:

    . = E/AND

    += OU/OR

    A partir disso realizaremos as operações:

    Y = A´ · B´ + B · C´

    A'B' A'.B'

    1 1 1

    1 1 1

    1 0 0

    1 0 0

    0 1 0

    0 1 0

    0 0 0

    0 0 0

    B C' B.C'

    0 1 0

    0 0 0

    1 1 1

    1 0 0

    0 1 0

    0 0 0

    1 1 1

    1 0 0

    A'.B' + B.C' = y

    1 0 1

    1 0 1

    0 1 1

    0 0 0

    0 0 0

    0 0 0

    0 1 1

    0 0 0


ID
1268611
Banca
IADES
Órgão
METRÔ-DF
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca das portas lógicas e da álgebra booleana, assinale a alternativa correta.

Alternativas
Comentários
  • a) Errada. (1+ qualquer coisa) = 1

    b) Errada. (0.Qualquer coisa) = 0

    c) Errada. Um inversor depois de uma porta and forma NAND.

    d) Correta 

    e) Errada.

    Teorema De Morgan aplicáveis a álgebra Booleana :

    O complemento do produto é igual a soma dos complementos individuais

    O complemento da soma é igual o produto dos complementos individuais.


ID
1295794
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2011
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sejam A, B e C números de 8 bits representados sem sinal (0 a 255). Sejam A,B e C os números que representam os respectivos complementos de A, B e C.

A soma A+B+C

Alternativas
Comentários
  • Convenciona-se usar () para o número complementar para A, B e C. Ou seja, aquele cuja resultado da soma é 255. Logo:

    Supor que os números A, B e C são, respectivamente: 0, 1 e 2.

    A (A)    B (B)  C (C)

    0  255  1  254  2  253 

    A soma (A)+(B)+(C) = 762;

    Observando-se as respostas, 765 - A - B - C = 762.  Resposta E.


ID
1362214
Banca
CESGRANRIO
Órgão
Petrobras
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Uma função de variáveis lógicas W = f ( X,Y,Z ) é assim definida com a soma de mintermos:

W= XYZ + XYZ + X YZ + XYZ + XYZ + XYZ

A expressão simplificada de W é

Alternativas
Comentários
  • W=YZ´(X´+X)+X`Z(Y`+Y)+XZ(Y+Y`)

    Lembrando que:

    (Ā+A) = 1

    W=YZ´+X`Z+XZ

    W=YZ`+Z(X`+X)

    W=YZ`+Z

    aplicando outra regra (BĀ+A) = A + B

    W = Y + Z


ID
1425688
Banca
CESPE / CEBRASPE
Órgão
MPU
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando as tecnologias e os processos envolvidos na construção e na utilização de dispositivos e circuitos eletrônicos, julgue o  item  a seguir.

O produto velocidade-potência de uma porta lógica, obtido pela multiplicação do atraso de propagação pela potência dissipada, é utilizado para comparar o desempenho entre famílias de circuitos integrados.

Alternativas

ID
1589545
Banca
FCC
Órgão
DPE-SP
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sobre redes lógicas, analise as proposições abaixo.


I. Os repetidores são dispositivos que concentram e distribuem os cabos dos computadores ligados a uma rede lógica.

II. O cabo de par trançado com conectores RJ45 do tipo cross-over tem de um lado a pinagem de acordo com a norma EIA/TIA 568A e do outro de acordo com a norma EIA/TIA 568B.

III. Na topologia estrela, os computadores estão ligados em série por cabo coaxial de 50 Ω.


Está correto o que se afirma APENAS em 

Alternativas

ID
1645195
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue o próximo item, acerca de sistemas digitais.


As duas formas gerais para expressões lógicas são a soma de produtos e o produto de somas.

Alternativas

ID
1645198
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue o próximo item, acerca de sistemas digitais.


A porta lógica NAND é capaz de substituir um padrão lógico OR-AND, mas não é apropriada para substituir uma expressão booleana que forma um padrão AND-OR.

Alternativas
Comentários
  • Substitui todas as portas
  • Porta NAND e NOR são universais, podem substituir todas as portas.

  • universalidade das portas NAND e NOR diz respeito ao fato de elas poderem se transformar em qualquer outra porta lógica elementar. Isto é feito configurando elas de diferentes formas para que a tabela-verdade resultante seja igual à de uma outra porta lógica.

    Fonte: https://mundoprojetado.com.br/universalidade-das-portas-nand-e-nor-aula-6-3-ed/


ID
1645204
Banca
CESPE / CEBRASPE
Órgão
FUB
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue o próximo item, acerca de sistemas digitais.


Na aritmética digital, os números negativos são representados por seu complemento.

Alternativas
Comentários
  • Correto. Pelo seu complemento de 2

  • Complemento é diferente de complemento de 2 ... Recurso kkk

ID
1707103
Banca
FGV
Órgão
FIOCRUZ
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Com relação ao FPGA (Field Programmable Gate Array), analise as afirmativas a seguir.

I. As lógicas são construídas pela programação de matrizes, sendo uma de portas AND e outra de portas OR.

II. O interfaceamento do FPGA com o exterior é feito através de buffers unidirecionais de entrada ou de saída.

III. Existem pacotes de desenvolvimento que permitem um projeto digital feito através de editor de esquemáticos, editor de diagrama de estados ou linguagem descritiva de hardware (HDL).

Assinale:

Alternativas
Comentários
  • I - Falso: as matrizes podem ser constituídas por qualquer tipo de porta lógica, flip-flops, memórias, etc. 

    II - Falso: a interface do FPGA também é programável. Cada pino pode ser entrada, saída, entrada/saída, alta impedância, ter pull-up/down, etc. 

    III - Verdadeiro. Os pacotes de desenvolvimento de hardware digital são poderosos e muito flexíveis. 


ID
1707112
Banca
FGV
Órgão
FIOCRUZ
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

ENTITY entidade IS
     PORT (a, b, c: IN bit;
                 d, e: OUT bit);
END entidade;

ARCHITECTURE arquitetura OF entidade IS
BEGIN
        PROCESS (a, b, c)
        BEGIN

           IF (c = '1') THEN
              d <= a XOR b;
              e <= a AND b;

          ELSE
             d <= '0';
             e <= '0';
        END PROCESS;
END arquitetura;

O código VHDL mostrado acima descreve a seguinte operação lógica:

Alternativas
Comentários
  • Para resolver essa questão, temos que apartir da tabela verdade analisar as alternativas;

    a -> 0 0 0 0 1 1 1 1  (1ª parcela)

    b -> 0 0 1 1 0 0 1 1  (2ª parcela)

    c -> 0 1 0 1 0 1 0 1  (habilita soma)

    |

    d -> 0 0 0 1 0 1 0 0 (resultado)

    e -> 0 0 0 0 0 0 1 1 (carry out)


  • só há uma situação em que e=1

    isso ocorre quando a=1 e b=1 e c=1

    resposta é a letra (d)

  • Espero que esse cara tenha passado em um concurso. Se mostrou merecedor. Ele mandou muito bem!


ID
1717057
Banca
Marinha
Órgão
Quadro Complementar
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Que circuitos lógicos se caracterizam pelo fato de a saída do circuito, em qualquer instante de tempo, depender exclusivamente dos níveis lógicos presentes nas entradas do circuito nesse instante de tempo?

Alternativas

ID
1751119
Banca
CESPE / CEBRASPE
Órgão
Telebras
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Circuito sequencial é um circuito digital cujo comportamento é determinado, parcial ou totalmente, pelas entradas atuais e pelas entradas anteriores. Considerando essa informação, julgue o item que se seguem acerca de sistemas digitais.

Glitch é um pulso de tensão ou de corrente de curta duração que pode ser interpretado, por um circuito lógico, como um sinal válido e provocar uma operação inadequada.

Alternativas

ID
1751134
Banca
CESPE / CEBRASPE
Órgão
Telebras
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A evolução da informática foi caracterizada pelo desenvolvimento de computadores com as mais diversas características, que foram traduzidas por diferentes parâmetros. A definição desses parâmetros e a forma como os diversos componentes de um computador compõem a arquitetura de computador, que determina aspectos relacionados à qualidade, ao desempenho e à aplicação para a qual o computador será destinado. Considerando as informações do texto, julgue o item subsequente no que se refere à arquitetura de computadores.

O dispositivo PAL (programmable array logic), ou matriz lógica programável, é em um arranjo programável de portas XOR, que se conecta a um arranjo fixo de portas AND.

Alternativas
Comentários
  • No dispositivo PAL, as entradas das portas AND são programáveis, enquanto as entradas das portas OR são fixas.


ID
1758166
Banca
CESPE / CEBRASPE
Órgão
TRT - 8ª Região (PA e AP)
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale a opção correta acerca das tecnologias envolvidas no processamento de dados e nos sistemas eletrônicos digitais.

Alternativas
Comentários
  • Não sou da área de engenharia eletrônica, porém para os colegas que são de outras áreas e chegam até aqui para resolver questões sobre álgebra booleana, deixo a resolução da alternativa B, gabarito da questão.

    Eu sei que as propriedades booleanas derivam-se em regras, postulados, etc. Aqui para ficar mais didático chamarei tudo de regra! (Você Eng Eletrico não me bata!)

    Regra 1: A+ 0 = A

    Regra 2 : A + 1 =1

    Regra 3: A . 0 = 0

    Regra 4: A . 1 = A

    Regra 5: A + A = A

    Regra 6: A + A' = 1

    Regra 7: A . A = A

    Regra 8: A . A'= 0

    Regra 9: A'' = A

    Regra 10: A + AB = A

    Regra 11: A + A'B = A + B

    Lei distributiva : A(B+C) = AB+AC

    A alternativa b nos da o circuito s = AB'C + ABC +A'BC

    1) Aplicamos a lei distributiva na parte>> ABC + A'BC, colocamos em evidência BC. o circuito ficará assim:

    S = AB'C + BC( A+A')

    2)Aplicamos a regra 6 na parte (A + A'), circuito será:

    S= AB'C + BC(1)

    3) Aplicamos a regra 4 na parte >> BC . 1:

    S= AB'C + BC

    4) Aplicamos, novamente, a lei distributiva em todo circuito, deixando C em evidência, ficando assim:

    S= C ( AB' + B)

    5) Aplicamos a regra 11 na parte >> (AB' + B), nosso circuito ficará assim:

    S= C ( A+B)

    6) Colocamos na ordem da questão:

    S = (A+B) C

    GABARITO ALTERNATIVA B

    Obs.: Se cometi algum erro básico, por favor me mande mensagem!


ID
1931332
Banca
Marinha
Órgão
Quadro Complementar
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Uma porta lógica NAND (NE) com as entradas invertidas é logicamente equivalente a uma porta lógica:

Alternativas
Comentários
  • Letra D

    Uma porta AND com as entradas invertidas seria uma por NOR.

    Uma porta NOR com saída invertida é uma OR.


ID
1931437
Banca
Marinha
Órgão
Quadro Complementar
Ano
2009
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A expressão lógica A + Ä B é equivalente a:

Alternativas

ID
1935127
Banca
Marinha
Órgão
Quadro Complementar
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um circuito lógico com três entradas A, B e C, terá sua saída em nível alto, apenas quando a maioria das entradas for de nível alto. Assinale a opção que apresenta a expressão booleana simplificada para a saída.

Alternativas

ID
1935136
Banca
Marinha
Órgão
Quadro Complementar
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Uma porta lógica "E", com as entradas ligadas entre si, e a saída invertida, é logicamente equivalente a uma porta lógica:

Alternativas

ID
1935145
Banca
Marinha
Órgão
Quadro Complementar
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em relação às características da família lógica ECL (Lógica com Acoplamento pelo Emissor), é correto afirmar que

Alternativas

ID
1935280
Banca
Marinha
Órgão
Quadro Complementar
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando o funcionamento e as características de dispositivos lógicos de três estados ("tristate logic"), é correto afirmar que:

Alternativas

ID
1942768
Banca
CESPE / CEBRASPE
Órgão
Telebras
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue o item subsequente, acerca de famílias lógicas e bases numéricas.

Situação hipotética: Um circuito lógico compara as entradas X e Y e fornece, na saída S, o valor lógico 1, se X > Y, ou 0, em caso contrário. Assertiva: Nessa situação, se a entrada X for representada pelo número binário 00100111 e a entrada Y pelo número hexadecimal 2A, então a saída S será igual a 1.

Alternativas
Comentários
  • Para comparar X e Y vou trazê-los para a base decimal: 

    #00100111 = 0*2^7 + 0*2^6 + 1*2^5 + 0*2^4 + 0*2^3 + 1*2^2 + 1*2^1 + 1*2^0 = 32 + 4 + 2 + 1 = 39.

    #2A = 2*16^1 + 10*16^0 = 32 + 10 = 42.

    Logo X

  • x = 27 hexadecimal


ID
1942771
Banca
CESPE / CEBRASPE
Órgão
Telebras
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Julgue o item subsequente, acerca de famílias lógicas e bases numéricas.

Caso um computador necessite carregar os dados das três posições de memória subsequentes em relação ao local atual do ponteiro de leitura, dado pelo endereço 6FD, o último endereço acessado será 700.

Alternativas
Comentários
  • 6FE,6FF,700


ID
1945717
Banca
Marinha
Órgão
Quadro Complementar
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sabe-se que, no estudo das famílias lógicas, o nível lógico "0" não precisa ser necessariamente 0 volts (raciocínio equivalente para o nível lógico "1"), e que existe uma terminologia padrão, empregada pelos principais fabricantes de circuitos integrados, para designar parâmetros relativos aos níveis de tensão e corrente. Sendo assim, analise as afirmativas abaixo: 

I - IIL (Low-level Input Gurrent) é o valor de corrente (mínima), no terminal de entrada (no sentido do bloco para o terminal), quando é aplicado o nível "0".

II - IoL (Low-levei Ouput Current) é o valor de corrente (máxima), que a saída pode receber quando em nível "0”.

III- IIH (High-levei Input Current) é o valor de corrente na entrada (máxima) , quando é aplicado o nível "1" .

Assinale a opção correta. 

Alternativas

ID
1981099
Banca
Aeronáutica
Órgão
CIAAR
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Leia o trecho abaixo e, em seguida, assinale a alternativa que preenche correta e respectivamente as lacunas.

Em um _______________________, a saída depende apenas de uma ___________ das entradas, enquanto que em um _____________, a saída depende, além de uma combinação das entradas, de uma combinação das variáveis de estado do sistema, ou seja, de variáveis que identifiquem o estado em que o sistema se encontrava.

Alternativas

ID
1982545
Banca
Aeronáutica
Órgão
CIAAR
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

As seguintes sequências numéricas são codificadas pela expressão booleana abaixo. Assinale a alternativa que corresponde ao resultado em notação hexadecimal.

Ā = (B•C)+(B⊕C)

B = 11001001

C = 10100110

Alternativas

ID
1982575
Banca
Aeronáutica
Órgão
CIAAR
Ano
2010
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Analise as afirmativas a seguir e assinale a alternativa que preenche as lacunas correta e respectivamente.

Circuitos lógicos sequênciais utilizam elementos de memória para comutar de ‘estado’. Os ___________ mais comumente utilizados são latches e flip-flops.

Os _________ são elementos de memória cuja excitação dos sinais de entrada controlam o estado do dispositivo, enquanto nos ________ o controle se dá através dos pulsos de clock.

Alternativas

ID
1999693
Banca
CESPE / CEBRASPE
Órgão
POLÍCIA CIENTÍFICA - PE
Ano
2016
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale a opção correta no que se refere a famílias de circuitos lógicos.

Alternativas
Comentários
  • Resposta Correta: B. A família TTL utiliza transistores (bipolar e Schottky) para a sua operação.

     

  • ECL usam pares de bipolares e são notoriamente mais rapidos.

    Fan-out é característica de construção da familía, no caso do TTL, igual a 10.

    ECL é apenas uma familia de bipolares sao mais rapidos. totalmente compatíveis com os TTLs.


ID
2065747
Banca
Aeronáutica
Órgão
CIAAR
Ano
2016
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considere as seguintes afirmações referentes às características das famílias lógicas.

I. O fan-out é metade do tempo gasto para que a saída de uma porta lógica alterne de zero para nível alto.

II. A saída de uma porta lógica tristate, além de poder ser nível baixo ou alto, pode assumir o estado de alta impedância.

III. Quando uma entrada de uma porta TTL não está conectada a nenhum nível de tensão, é o mesmo que se essa entrada estivesse ligada ao valor lógico zero.

Está correto apenas o que se afirma em

Alternativas

ID
2083735
Banca
CESPE / CEBRASPE
Órgão
TCE-PR
Ano
2016
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A respeito da família TTL (transistor-transistor logic) de circuitos lógicos, amplamente utilizada desde sua concepção, assinale a opção correta.

Alternativas
Comentários
  • A) ERRADO: A utilização do diodo schottky aumenta a velocidade de chaveamento justamente por não atingir a saturação total.

    B) CORRETA: Entrada em aberto é sempre nivel lógico = 1

    C) ERRADA: Não diminui as capacitancia

    D) ERRADA: fan-out é de 10 entradas

    E) ERRADA:  A série LS: LOW POWER SCHOTTKY, tem como caracteristica baixissimo consumo, e tempo de atraso de 10ns. 

    já a serie S: SCHOTTKY, tem como caracteristica altissima velocidade, seu tempo de atraso é de 3ns.


ID
2086951
Banca
Marinha
Órgão
CAP
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O código polinomial, também conhecido como código de redundância cíclica ou CRC(Cyclic Redundancy Check), se baseia no tratamento de strings de bits como representações de polinômios com coeficientes 0 e 1 apenas. Assinale a opção que representa o polinômio de 101110.

Alternativas
Comentários
  • 101110.

    X^5 + 0x^4 + 1x^3 + 1x^2 + 1x^1 + 0x^0


ID
2153764
Banca
INSTITUTO AOCP
Órgão
EBSERH
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Ao analisar um módulo eletrônico, constatou-se que tal módulo trabalhava com 2 bits de entrada paralela (x0 e x1) e um bit de saída (s). Os bits x0 e x1 eram utilizados para representar valores inteiros de 0 a 3 (onde x0 é o LSB e x1, o MSB). Determine a expressão booleana desse circuito, sabendo que a saída (s) fica em nível alto quando x0 e x1 são diferentes de si.

Alternativas
Comentários
  • A saída explicada na questão é claramente uma porta XOR (ou exclusivo), que consiste justamente em nível 1 quando as duas entradas são diferentes. Esta porta tem sua expressão booleana dada pela letra (d).


ID
2175517
Banca
IF-TO
Órgão
IF-TO
Ano
2016
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sobre portas lógicas e suas utilizações em circuitos digitais, assinale a alternativa correta.

Alternativas

ID
2198335
Banca
INSTITUTO AOCP
Órgão
EBSERH
Ano
2016
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em um projeto de eletrônica embarcada, um Engenheiro Eletricista encontrou um dispositivo lógico programável e, em sua análise, deve concluir sobre seu funcionamento para interpretar as funções previstas para ele. Com base nos conceitos de dispositivos lógico programáveis, assinale a alternativa correta.

Alternativas

ID
2218078
Banca
Marinha
Órgão
CAP
Ano
2016
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Utilizando as regras básicas da álgebra booleana, simplifique a expressão (X + Y).(X + Z), assinalando, a seguir, a opção correta.

Alternativas
Comentários
  • x+ x.y= x

     

     

    Torres

  • (X + Y).(X + Z) = X + Y.Z

  • E) X + Y.Z


ID
2317192
Banca
IBFC
Órgão
EBSERH
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale a alternativa correta. Os circuitos lógicos combinacionais permitem funções como decodificação, soma e subtração, comparação e muitas outras. Entretanto, funções mais avançadas (que dependem do tempo, memorização de dados, sequência de operações, dentre outras) não podem ser implementadas com o mesmo princípio. Nesse caso, devemos recorrer aos:

Alternativas

ID
2388562
Banca
IBFC
Órgão
POLÍCIA CIENTÍFICA-PR
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Nos circuitos digitais, é comum o termo “Contadores”. Assinale a alternativa que define o termo em questão.

Alternativas
Comentários
  • Os contadores são circuitos sequenciais síncronos, ou seja, necessitam de um clock. Resposta Certa: E


ID
2388565
Banca
IBFC
Órgão
POLÍCIA CIENTÍFICA-PR
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Os Flip-flops podem ter arranjos para diversas finalidades. Por exemplo, na modalidade de contador, o tipo Contador assíncrono também é conhecido como se descreve na alternativa:

Alternativas
Comentários
  • GABARITO D

     

    Um ripple é um contador em que um sinal de clock é dado ao primeiro flip-flop cuja saída determina o clock dos flip-flops seguintes.


ID
2388571
Banca
IBFC
Órgão
POLÍCIA CIENTÍFICA-PR
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Os circuitos lógicos podem ser ligados uns nos outros formando blocos lógicos, porém deve ser observado o FAN-OUT (feixe de saída) que estipula o limite dessas ligações. Assinale a alternativa que indica o que pode acontecer se este limite for excedido.

Alternativas
Comentários
  • Resposta certa D. O fanout está diretamenta relacionado à corrente máxima de saída do CI.


ID
2403778
Banca
CESPE / CEBRASPE
Órgão
TRT - 10ª REGIÃO (DF e TO)
Ano
2013
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Acerca da implementação de funções lógicas que utilizam memórias como dispositivos, julgue o item que se segue.

Dispositivos com a função de arranjos lógicos programáveis incluem os PLs (programmable gate array), os FPGAs (field programmable gate array), os amplificadores operacionais e os contadores assíncronos.


Alternativas

ID
2407156
Banca
Marinha
Órgão
Quadro Técnico
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale a opção que apresenta a expressão booleana correta.

Alternativas
Comentários
  • A) ~(A^B) = ~A v ~B

    B) A^(AvB) = A v (A^B)

    D) (A^B) ^ C = A ^ (B^C)

    E) AvB^C = (AvB) ^ C

  • Teorema de de morgan


ID
2415250
Banca
CESPE / CEBRASPE
Órgão
PEFOCE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue o próximo item.


A potência dissipada em um circuito da família CMOS —  diretamente proporcional à tensão de alimentação desse circuito — é independente da frequência de operação (ou frequência de trabalho); por essa razão, apresenta significativa vantagem em relação aos circuitos da família TTL.

Alternativas
Comentários
  • ERRADO - A dissipação de potência nos CMOS aumenta com a frequência, pois quando a corrente passa de estado de BAIXO para ALTO são gerados picos de corrente que aumentam a dissipação de potência.


ID
2415253
Banca
CESPE / CEBRASPE
Órgão
PEFOCE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue o próximo item.

Em relação aos componentes da família TTL, os da família CMOS apresentam a vantagem de serem completamente imunes a cargas estáticas. No entanto, os componentes CMOS são mais caros do que os componentes TTL equivalentes.

Alternativas
Comentários
  • ERRADO. A família TTL é mais cara que a CMOS e possui mais imunidade a ruídos. 

  • O TBJ possui ganhos superiores em relação aos do tipo FET;

    Os do tipo FET possuem resistência de entrada muito maior que os do tipo TBJ;

    Os FETs são muito mais sensíveis a descargas estáticas que os TBJ.


ID
2415256
Banca
CESPE / CEBRASPE
Órgão
PEFOCE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue o próximo item.

Alguns dos tipos de proteção interna nos componentes CMOS possuem proteção contra curto-circuito na saída e utilizam diodos polarizados reversamente.

Alternativas

ID
2415259
Banca
CESPE / CEBRASPE
Órgão
PEFOCE
Ano
2012
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue o próximo item.

Os transistores de efeito de campo do tipo depleção possuem um canal formado, mesmo com tensão porta-fonte, Vpf, nula. Contudo, se o valor dessa tensão for variado, é possível variar a resistência desse canal e, consequentemente, a corrente elétrica dreno-fonte, Idf.

Alternativas

ID
2444584
Banca
Aeronáutica
Órgão
EEAR
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

São vários os códigos dentro do campo da Eletrônica Digital. O código cuja principal característica é a que, de um número a outro, apenas um bit varia é:

Alternativas
Comentários
  • código Gray é um sistema de código binário onde de um número para outro apenas um bit varia. Este sistema de codificação surgiu quando os circuitos lógicos digitais se realizavam com válvulas termoiônicas e dispositivos eletromecânicos. Os contadores necessitavam de potências muito elevadas e geravam ruído quando vários bits modificavam-se simultâneamente. O uso do código Gray garantiu que qualquer mudança variaria apenas um bit.

    Atualmente o código Gray é utilizado em sistemas sequênciais mediante o uso dos Mapas de Karnaugh, já que o príncipio do desenho de buscar transições mais simples e rápidas segue vigente, apesar de que os problemas de ruído e potência tenham sido reduzidos.


ID
2444587
Banca
Aeronáutica
Órgão
EEAR
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Qual dispositivo da Eletrônica Digital que é projetado para receber sinais com transições lentas e produzir saídas com transições livres de oscilações?

Alternativas

ID
2447554
Banca
FUNRIO
Órgão
SESAU-RO
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

No projeto de circuitos lógicos combinacionais, o método gráfico utilizado para simplificar uma expressão lógica, ou para converter uma tabela-verdade em um circuito lógico mais simplificado, é denominado de:

Alternativas

ID
2464456
Banca
Aeronáutica
Órgão
CIAAR
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Matriz de portas programáveis em campo (FPGA) é um dispositivo semicondutor utilizado para o processamento de informações.

Avalie as afirmações no que diz respeito a uma FPGA.

I. É composta apenas por amplificadores operacionais.

II. Contém blocos combinacionais e sequenciais.

III. Não possui blocos de entradas e saídas.

IV. Consiste em um grande arranjo de células lógicas ou blocos lógicos configuráveis contidos em um único circuito integrado.

Acerca de um módulo FPGA está correto apenas o que se afirma em

Alternativas

ID
2491825
Banca
FADESP
Órgão
COSANPA
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

No modelo de referência OSI de redes de computadores, a camada que define as interfaces mecânica, elétrica e de sincronização e a camada que está relacionada à síntese e à semântica das informações transmitidas são, respectivamente,

Alternativas
Comentários
  • CAMADA DE APLICAÇÃO -> Funções especializadas (transferência de arquivos, terminal virtual, e-mail).
    CAMADA DE APRESENTAÇÃO -> Formatação de dados e conversão de caracteres e códigos.
    CAMADA DE SESSÃO -> Negociação e estabelecimento de conexão com outro nó.
    CAMADA DE TRANSPORTE -> Meios e métodos para a entrega de dados ponta-a-ponta.
    CAMADA DE REDE -> Roteamento de pacotes através de uma ou várias redes.
    CAMADA DE ENLACE -> Detecção e correção de erros introduzidos pelo meio de transmissão.
    CAMADA  FÍSICA -> Transmissão dos bits através do meio de transmissão.

     

    GABARITO: B


ID
2491849
Banca
FADESP
Órgão
COSANPA
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um modulador AM produz uma saída dada por v(t) = 40cos(400πt) + 4cos(360πt) + 4cos(440πt). O índice de modulação e a eficiência desse modulador são, respectivamente,

Alternativas
Comentários
  • Analisando calmamente você percebe que o sinal é um sinal AM DSB.

    v(t) = 40cos(400πt) + 4cos(360πt) + 4cos(440πt)

    Bandas laterais com mesma amplitude e com espaçamento em frequência de 40πt em relação ao 400πt da portadora.

    A amplitude da portadora é 40, isto é, Eo.

    Amplitude de cada banda lateral é dada por: " m * Eo/2 ", que é igual a 4.

    Fazendo as devidas substituições chegamos em: m = 8/40 = 0,2


    LETRA B


ID
2491858
Banca
FADESP
Órgão
COSANPA
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considere as afirmativas a seguir:


I - No circuito integrado de um microprocessador está encapsulada somente a CPU.

II - No circuito integrado de um microprocessador estão encapsuladas a CPU e as memórias.

III - No circuito integrado de um microcontrolador estão encapsulados a CPU, as memórias e os dispositivos de entrada e saída.

IV - O circuito integrado em que são inseridos os programas que controlam todas as operações de um controlador lógico programável (CLP) é um microprocessador.


Pode-se dizer que

Alternativas

ID
2530573
Banca
UFMT
Órgão
IF-MT
Ano
2015
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A mudança do nível lógico nas entradas dos circuitos digitais pode ser feita com o uso de chaves de contatos mecânicos. Entretanto, durante a abertura ou o fechamento da chave ocorre o fenômeno de trepidação (contact bounce), podendo provocar disparos ou estados errôneos nos circuitos que sucedem as chaves. Qual circuito lógico NÃO responde adequadamente às mudanças na sua entrada (chave) e elimina a trepidação na saída?

Alternativas

ID
2540224
Banca
FUNCERN
Órgão
IF-RN
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Para responder à questão, quando necessário, considere: 


                                      π = 3,14      √2 = 1,41 

Um circuito combinacional é utilizado para contar os números 1s presentes em três entradas de um bit: A, B e C. Como saída, fornece esse número em binário por meio de duas saídas Z1 e Z0, sendo Z1 o bit mais significativo. O número de 1s, nas três entradas, pode variar de 0 a 3. Desse modo, a saída de dois bits é suficiente para representar esses números.


As equações lógicas que representam Z1 e Z0 são

Alternativas

ID
2650516
Banca
FAURGS
Órgão
TJ-RS
Ano
2014
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considere para a questão, que /A, /B, /C, /D representam, respectivamente, a negação lógica das variáveis A, B, C, D; e que ‘.’ representa a operação lógica ‘E’; e que ‘+’ representa a operação lógica ‘OU’. 

A função lógica de quatro variáveis S(A,B,C,D) é definida como S = (/A./B.C.D + /A.B.C./D + /A.B.C.D + /A./B.C./D) . A função S pode ser simplificada para

Alternativas
Comentários
  • S=/A/BCD+/ABC/D+/ABCD+/A/BC/D

    S=/ACD(/B+B)+/AC/D(B+/B)

    regra /A+A=1

    S=/ACD+/AC/D

    S=/AC(D+/D)

    S=/AC


ID
2670907
Banca
INSTITUTO AOCP
Órgão
ITEP - RN
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

As diferentes famílias de circuitos lógicos apresentam soluções que se adequam de acordo com a necessidade do projeto e das limitações de cada tecnologia. De acordo com as definições de famílias de circuitos lógicos, assinale a alternativa correta.

Alternativas
Comentários
  • a) ERRADO- O termo “Fan-out”  está relacionado com o fator de acionamento de carga: número máximo de entradas lógicas que uma saída pode acionar.

    b) ERRADO - Os circuitos integrados das séries 74ALS e 54ALS são do tipo TTL Schottky e portanto tem tensão de alimentação de 0 a 5V

    c) ERRADO - As entradas dos circuitos lógicos com tecnologia CMOS possuem resistência elevada (Ordem de 10^12) e, por esse motivo drenam uma corrente muito pequena em relação à família TTL

    d) CERTO - Os circuitos lógicos de tecnologia TTL que possuem portas NAND e AND utilizam transistores de múltiplos emissores ou múltiplas junções.

    e) ERRADO- As saídas lógicas do tipo “tristate”  NÃO são exclusivas da família CMOS. Elas também existem na família TTL


ID
2671393
Banca
Aeronáutica
Órgão
EEAR
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Coloque V para Verdadeiro e F para Falso e selecione a alternativa que contém a sequência correta.


( ) A saída de uma porta NOR é sempre 1.

( ) A porta NOT é também denominada Inversor.

( ) Se todas as entradas da porta NOR forem 1, a saída será 1.

( ) A saída de uma porta NAND é 0 quando todas as entradas forem 1.

( ) A saída de uma porta AND é 1 sempre que pelo menos uma entrada for 1.

Alternativas

ID
2685676
Banca
Aeronáutica
Órgão
CIAAR
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Quando a entrada lógica de um Circuito Integrado (CI) digital não é conectada a nenhum outro ponto do circuito, dizemos que essa entrada é uma entrada flutuante. A entrada flutuante produz diferentes consequências para as diferentes famílias de circuitos digitais.

Contudo, pode-se afirmar que uma entrada flutuante em uma porta lógica da família

Alternativas

ID
2685718
Banca
Aeronáutica
Órgão
CIAAR
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Informe se é verdadeiro (V) ou falso (F) o que se afirma abaixo sobre o circuito digital decodificador 1 de 16, ativo em nível alto, e com terminal de HABILITAÇÃO (ENABLE).

( ) Possui barramento de saída com tamanho de 16 bits.
( ) Possui barramento de entrada com tamanho de 16 bits.
( ) Dependendo do dado binário de entrada pode apresentar mais de um bit ativo em sua saída.
( ) Pode realizar a função de demultiplexador com os dados inseridos no terminal de habilitação.

Marque a alternativa com a sequência correta.

Alternativas

ID
2685760
Banca
Aeronáutica
Órgão
CIAAR
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O circuito básico de soma de três bits é denominado somador completo. O somador completo possui três terminais de entrada, sendo um bit de resultado estouro (carry in - Cin) do estágio anterior, um bit do primeiro operando (A) e um bit do segundo operando (B). O somador completo possui dois terminais de saída, sendo um deles o resultado da soma (S) e o outro terminal o resultado estouro (carry out - Cout), ambas saídas produzidas pela soma dos três bits de entrada.

Sabendo a função do circuito somador, escreva a expressão lógica de S e de Cout e identifique os mapas de Kargnough (Mapa K) dessas duas funções.

Agora, marque a alternativa que possui os dois mapas K de forma correta.

Alternativas

ID
2698024
Banca
SUGEP - UFRPE
Órgão
UFRPE
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Sobre os circuitos digitais sequenciais e combinacionais, assinale a alternativa incorreta.

Alternativas
Comentários
  • d) Um flip-flop é um circuito combinacional que funciona como elemento de memória. (INCORRETO) Os FFs são circuitos sequenciais e não combinacionais. 

     

  • Não é por aí. Depende da política monetária. Se a mesma for expansionista, poderá causar inflação, no caso de não haver capacidade ociosa no mercado. Já se for contracionista, reduzirá a inflação, ceteris paribus.

  • Os flip-flops e os latches é que são responsáveis por armazenar os valores nos circuitos sequenciais, logo a D está incorreta.

  • Um circuito combinacional é constituído por um conjunto de portas lógicas as quais determinam os valores das saídas diretamente a partir dos valores atuais das entradas. Pode-se dizer que um circuito combinacional realiza uma operação de processamento de informação a qual pode ser especificada por meio de um conjunto de equações Booleanas

    Um circuito seqüencial, por sua vez, emprega elementos de armazenamento denominados latches e flip-flops, além de portas lógicas. Os valores das saídas do circuito dependem dos valores das entradas e dos estados dos latches ou flip-flops utilizados. Como os estados dos latches e flip-flops é função dos valores anteriores das entradas,


ID
2698027
Banca
SUGEP - UFRPE
Órgão
UFRPE
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Assinale a alternativa que corresponde à porta lógica cujo funcionamento é assim descrito: “Gera uma saída em nível alto quando as duas entradas estiverem em níveis lógicos distintos”.

Alternativas
Comentários
  • A porta lógica EX-OR ou XOR terá seu nível de saída em alto sempre que as entradas possuírem estados distitos. Ou seja, 0 e 1 ou 1 e 0. Por isso, a porta também é chamada OU-EXCLUSIVO. 

  • Porta OR também faz isso. Não foi colocado a palavra 'somente' na afirmativa.


ID
2698030
Banca
SUGEP - UFRPE
Órgão
UFRPE
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Num prédio de 3 pavimentos, a porta do elevador recebe de um circuito lógico o comando para abrir apenas em certas condições de segurança. O elevador só deve ter sua porta aberta (P=1) quando não estiver em movimento (M=0) e quando estiver posicionado em algum andar específico (A1, A2, A3). Por exemplo, se o elevador estiver no primeiro andar, A1=1 e A2=A3=0. Considerando que não é possível ao elevador estar em mais de um andar ao mesmo tempo, e que ele deve estar em algum andar específico e sem movimento para que sua porta seja aberta, assinale a alternativa que corresponde à função P(A1,A2,A3,M) que faz a porta do elevador abrir:

Alternativas
Comentários
  • Fica fácil de visualizar se montar o diagrama com as portas logicas

    Os andares ficam atrás de uma porta OU, o sensor de movimentos fica atras de um inversor e ambos ficam ligados a uma porta AND.

     

    M precisa ser invertido por conta da logica da porta AND que so vai ativar 1 quandos ambas as entradas forem 1, conforme a tabela verdade de uma porta AND padrão.


ID
2718055
Banca
FADESP
Órgão
COSANPA
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Em relação à questão anterior, pode-se afirmar que o circuito eletrônico digital simplificado correspondente utilizará

Alternativas

ID
2721616
Banca
CEPS-UFPA
Órgão
UNIFESSPA
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A expressão que representa corretamente a propriedade associativa da Álgebra Booleana é

Alternativas

ID
2721619
Banca
CEPS-UFPA
Órgão
UNIFESSPA
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considerando A = Verdadeiro e B = Falso, tem resultado verdadeiro a expressão

Alternativas

ID
2722000
Banca
FGV
Órgão
COMPESA
Ano
2016
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um sinal de relógio de 100 MHz cadencia um circuito digital síncrono.


O maior atraso permitido para um circuito combinacional a esse sincronismo é de

Alternativas

ID
2764885
Banca
FAURGS
Órgão
TJ-RS
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Instrução: Considere as seguintes convenções para o enunciado e resposta da questão.

O sinal + corresponde ao operador lógico OR (OU).
O símbolo . (ponto) corresponde ao operador lógico AND (E).
A barra sobre a variável corresponde ao operador lógico NOT (NÃO).

Considere a expressão lógica abaixo.

A.(A + B) +(A + B).(A + C) +B.(A + C)

Ao empregar as leis da Álgebra Booleana, a expressão simplificada ficaria

Alternativas
Comentários
  • Pessoal, eu tentei fazer de 2 jeitos diferentes e cheguei ao resultado A+B.C

    Não consigo chegar à resposta do gabarito

  • Jocyr , eu també chego ao mesmo resultado.

  • Então, pode ser que o gabarito esteja errado - questão passível de anulação.

  • O gabarito está errado, a resposta correta é   A+B.C , pode testar em qualquer site a expressão A.(A + B) +(A + B).(A + C) +B.(A + C), vai dar sempre A+B.C ;

  • Colegas, obrigado. Assim fico mais tranquilo rsrs

  • A+B.C

  • 1. A.(A+B) = A

    2. (A+B).(A+C) = A.A +A.C+B.A+B.C

    3. B.(A+C)= B.A+B.C

    SOMANDO 1+2+3:

    = A+A+A.C+B.A+B.C+B.A+B.C

    = A+A.C+B.A+B.C

    = A [ 1+C] +B.A +B.C

    = A+B.A+B.C

    = A+B.A+B.C

    = A(1+B) + B.C

    = A+B.C


ID
2816164
Banca
COMPERVE
Órgão
UFRN
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

A expressão abaixo foi obtida a partir da simplificação de um circuito lógico.

z = (X̅ + Y)(X + Y + B)B̅

A expressão booleana simplificada para essa expressão é

Alternativas
Comentários
  • z = (x'+y).(x+y+b).b'

    = (x'+y).(xb'+yb'+bb') # bb' = 0

    = (x'+y).(xb'+yb')

    = (x'xb'+x'yb'+xyb'+yb' ) # x'x = 0

    = (x'yb'+xyb'+yb' )

    = (x'+x+1).yb'

    = yb'

    Resposta: letra (B)

    o símbolo ' representa a operação not


ID
2857879
Banca
CCV-UFC
Órgão
UFC
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Os circuitos aritméticos são circuitos combinacionais que executam operações como soma, subtração, multiplicação e divisão. Sobre somadores, assinale a alternativa correta.

Alternativas
Comentários
  • Basta o Carry in (Cin) ser igual a zero para o meio somador se tornar igual ao somador completo!

  • Pedro Pensamentos


ID
2857891
Banca
CCV-UFC
Órgão
UFC
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Cada uma das entradas de uma porta EX-OR recebe um pulso. Uma entrada recebe um pulso e vai para nível ALTO em t = 0 e retorna para nível BAIXO em t = 1 ms. A outra entrada inicia em 0 em t=0 e recebe um pulso que vai para nível ALTO em t = 0,8 ms e retorna para nível BAIXO em t = 3 ms. O pulso de saída pode ser descrito como:

Alternativas
Comentários
  • Sabemos que uma EX-OR é um Ou exclusivo que so ira para nivel ALTO quando as entradas forem distintas.

    Assim:

    Em t=0ms , Uma entrada está em nivel alto e outra em nivel baixo. Entao na saida será : ALTO

    Em t= 0,8ms , Uma entrada permanece em nivel alto e outra muda para nivel alto. Entao a saida será : BAIXO

    Em t= 1ms , Uma entrada permanece em nivel alto e outra muda para nivel baixo. A saida vai para ALTO

    Em t= 3 ms , uma entrada permanece em nivel baixo e a outra vai para nivel baixo. A saida vai para BAIXO

    Logo, as letras B e C estao corretas


ID
2985610
Banca
Aeronáutica
Órgão
CIAAR
Ano
2019
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Os amplificadores, em geral, são circuitos capazes de aumentar em amplitude uma determinada grandeza, seja ela de tensão ou de corrente. Nos amplificadores transistorizados, a fonte CC estabelece correntes e tensões quiescentes e a fonte CA produz as flutuações nessas correntes e tensões.


A esse respeito, é correto afirmar que as linhas de carga que um amplificador possui correspondem a

Alternativas

ID
3068392
Banca
FCC
Órgão
ARTESP
Ano
2017
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Considere três números apresentados abaixo, cada um escrito em um sistema de numeração diferente:


190,C hexadecimal.

620,6 octal.

110010000,11 binário.


Sobre esses números é correto afirmar que

Alternativas

ID
3084457
Banca
VUNESP
Órgão
UNICAMP
Ano
2019
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um circuito lógico, projetado para ter uma capacidade de corrente e/ou tensão de saída maior que um dispositivo lógico comum, é denominado

Alternativas
Comentários
  • E ai, tudo bom?

    Gabarito: D

    Bons estudos!

    -Você nunca sai perdendo quando ganha CONHECIMENTO!


ID
3084472
Banca
VUNESP
Órgão
UNICAMP
Ano
2019
Provas
Disciplina
Engenharia Eletrônica
Assuntos

Um determinado comportamento de um circuito lógico foi especificado com linguagens de descrição de hardware (HDL). Após o processo de síntese de alto nível, ferramentas computacionais determinaram um fluxo de dados (data path) e um fluxo de controle e estados (control path), usando RTL (register transfer logic), IP (intelectual property) Cores e outros recursos tecnológicos disponíveis em uma determinada arquitetura de FPGA. Foi realizada uma simulação digital pós-síntese que verificou que os resultados atenderam à especificação original. Entretanto, após a programação, o hardware real da FPGA não operou de forma correta, com falhas durante seu funcionamento.


A respeito desse processo, é correto afirmar que

Alternativas

ID
3309514
Banca
FUNDEP (Gestão de Concursos)
Órgão
INB
Ano
2018
Provas
Disciplina
Engenharia Eletrônica
Assuntos

O circuito OU-Exclusivo (XOR) produz uma saída em nível alto sempre que as duas entradas estiverem em níveis opostos.

Para implementar esse circuito lógico importante, são necessários os seguintes elementos lógicos:

Alternativas
Comentários
  • B - 10 milhões